Subversion Repositories Kolibri OS

Rev

Blame | Last modification | View Log | Download | RSS feed

  1. /* ======================================================================== */
  2. /* ========================= LICENSING & COPYRIGHT ======================== */
  3. /* ======================================================================== */
  4.  
  5. #if 0
  6. static const char* copyright_notice =
  7. "MUSASHI\n"
  8. "Version 3.31 (2007-07-09)\n"
  9. "A portable Motorola M680x0 processor emulation engine.\n"
  10. "Copyright 1998-2007 Karl Stenerud.  All rights reserved.\n"
  11. "\n"
  12. "This code may be freely used for non-commercial purpooses as long as this\n"
  13. "copyright notice remains unaltered in the source code and any binary files\n"
  14. "containing this code in compiled form.\n"
  15. "\n"
  16. "All other lisencing terms must be negotiated with the author\n"
  17. "(Karl Stenerud).\n"
  18. "\n"
  19. "The latest version of this code can be obtained at:\n"
  20. "http://kstenerud.cjb.net\n"
  21. ;
  22. #endif
  23.  
  24.  
  25. /* ======================================================================== */
  26. /* ================================= NOTES ================================ */
  27. /* ======================================================================== */
  28.  
  29.  
  30.  
  31. /* ======================================================================== */
  32. /* ================================ INCLUDES ============================== */
  33. /* ======================================================================== */
  34.  
  35. extern void m68040_fpu_op0(void);
  36. extern void m68040_fpu_op1(void);
  37.  
  38. #include "m68kops.h"
  39. #include "m68kcpu.h"
  40. //#include "m68kfpu.c"
  41.  
  42. /* ======================================================================== */
  43. /* ================================= DATA ================================= */
  44. /* ======================================================================== */
  45.  
  46. int  m68ki_initial_cycles;
  47. int  m68ki_remaining_cycles = 0;                     /* Number of clocks remaining */
  48. uint m68ki_tracing = 0;
  49. uint m68ki_address_space;
  50.  
  51. #ifdef M68K_LOG_ENABLE
  52. const char* m68ki_cpu_names[] =
  53. {
  54.         "Invalid CPU",
  55.         "M68000",
  56.         "M68008",
  57.         "Invalid CPU",
  58.         "M68010",
  59.         "Invalid CPU",
  60.         "Invalid CPU",
  61.         "Invalid CPU",
  62.         "M68EC020",
  63.         "Invalid CPU",
  64.         "Invalid CPU",
  65.         "Invalid CPU",
  66.         "Invalid CPU",
  67.         "Invalid CPU",
  68.         "Invalid CPU",
  69.         "Invalid CPU",
  70.         "M68020"
  71. };
  72. #endif /* M68K_LOG_ENABLE */
  73.  
  74. /* The CPU core */
  75. m68ki_cpu_core m68ki_cpu;
  76.  
  77. #if M68K_EMULATE_ADDRESS_ERROR
  78. jmp_buf m68ki_aerr_trap;
  79. #endif /* M68K_EMULATE_ADDRESS_ERROR */
  80.  
  81. uint    m68ki_aerr_address;
  82. uint    m68ki_aerr_write_mode;
  83. uint    m68ki_aerr_fc;
  84.  
  85. /* Used by shift & rotate instructions */
  86. uint8 m68ki_shift_8_table[65] =
  87. {
  88.         0x00, 0x80, 0xc0, 0xe0, 0xf0, 0xf8, 0xfc, 0xfe, 0xff, 0xff, 0xff, 0xff,
  89.         0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff,
  90.         0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff,
  91.         0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff,
  92.         0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff,
  93.         0xff, 0xff, 0xff, 0xff, 0xff
  94. };
  95. uint16 m68ki_shift_16_table[65] =
  96. {
  97.         0x0000, 0x8000, 0xc000, 0xe000, 0xf000, 0xf800, 0xfc00, 0xfe00, 0xff00,
  98.         0xff80, 0xffc0, 0xffe0, 0xfff0, 0xfff8, 0xfffc, 0xfffe, 0xffff, 0xffff,
  99.         0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff,
  100.         0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff,
  101.         0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff,
  102.         0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff,
  103.         0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff, 0xffff,
  104.         0xffff, 0xffff
  105. };
  106. uint m68ki_shift_32_table[65] =
  107. {
  108.         0x00000000, 0x80000000, 0xc0000000, 0xe0000000, 0xf0000000, 0xf8000000,
  109.         0xfc000000, 0xfe000000, 0xff000000, 0xff800000, 0xffc00000, 0xffe00000,
  110.         0xfff00000, 0xfff80000, 0xfffc0000, 0xfffe0000, 0xffff0000, 0xffff8000,
  111.         0xffffc000, 0xffffe000, 0xfffff000, 0xfffff800, 0xfffffc00, 0xfffffe00,
  112.         0xffffff00, 0xffffff80, 0xffffffc0, 0xffffffe0, 0xfffffff0, 0xfffffff8,
  113.         0xfffffffc, 0xfffffffe, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff,
  114.         0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff,
  115.         0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff,
  116.         0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff,
  117.         0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff,
  118.         0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff
  119. };
  120.  
  121.  
  122. /* Number of clock cycles to use for exception processing.
  123.  * I used 4 for any vectors that are undocumented for processing times.
  124.  */
  125. uint8 m68ki_exception_cycle_table[4][256] =
  126. {
  127.         { /* 000 */
  128.                   4, /*  0: Reset - Initial Stack Pointer                      */
  129.                   4, /*  1: Reset - Initial Program Counter                    */
  130.                  50, /*  2: Bus Error                             (unemulated) */
  131.                  50, /*  3: Address Error                         (unemulated) */
  132.                  34, /*  4: Illegal Instruction                                */
  133.                  38, /*  5: Divide by Zero -- ASG: changed from 42             */
  134.                  40, /*  6: CHK -- ASG: chanaged from 44                       */
  135.                  34, /*  7: TRAPV                                              */
  136.                  34, /*  8: Privilege Violation                                */
  137.                  34, /*  9: Trace                                              */
  138.                   4, /* 10: 1010                                               */
  139.                   4, /* 11: 1111                                               */
  140.                   4, /* 12: RESERVED                                           */
  141.                   4, /* 13: Coprocessor Protocol Violation        (unemulated) */
  142.                   4, /* 14: Format Error                                       */
  143.                  44, /* 15: Uninitialized Interrupt                            */
  144.                   4, /* 16: RESERVED                                           */
  145.                   4, /* 17: RESERVED                                           */
  146.                   4, /* 18: RESERVED                                           */
  147.                   4, /* 19: RESERVED                                           */
  148.                   4, /* 20: RESERVED                                           */
  149.                   4, /* 21: RESERVED                                           */
  150.                   4, /* 22: RESERVED                                           */
  151.                   4, /* 23: RESERVED                                           */
  152.                  44, /* 24: Spurious Interrupt                                 */
  153.                  44, /* 25: Level 1 Interrupt Autovector                       */
  154.                  44, /* 26: Level 2 Interrupt Autovector                       */
  155.                  44, /* 27: Level 3 Interrupt Autovector                       */
  156.                  44, /* 28: Level 4 Interrupt Autovector                       */
  157.                  44, /* 29: Level 5 Interrupt Autovector                       */
  158.                  44, /* 30: Level 6 Interrupt Autovector                       */
  159.                  44, /* 31: Level 7 Interrupt Autovector                       */
  160.                  34, /* 32: TRAP #0 -- ASG: chanaged from 38                   */
  161.                  34, /* 33: TRAP #1                                            */
  162.                  34, /* 34: TRAP #2                                            */
  163.                  34, /* 35: TRAP #3                                            */
  164.                  34, /* 36: TRAP #4                                            */
  165.                  34, /* 37: TRAP #5                                            */
  166.                  34, /* 38: TRAP #6                                            */
  167.                  34, /* 39: TRAP #7                                            */
  168.                  34, /* 40: TRAP #8                                            */
  169.                  34, /* 41: TRAP #9                                            */
  170.                  34, /* 42: TRAP #10                                           */
  171.                  34, /* 43: TRAP #11                                           */
  172.                  34, /* 44: TRAP #12                                           */
  173.                  34, /* 45: TRAP #13                                           */
  174.                  34, /* 46: TRAP #14                                           */
  175.                  34, /* 47: TRAP #15                                           */
  176.                   4, /* 48: FP Branch or Set on Unknown Condition (unemulated) */
  177.                   4, /* 49: FP Inexact Result                     (unemulated) */
  178.                   4, /* 50: FP Divide by Zero                     (unemulated) */
  179.                   4, /* 51: FP Underflow                          (unemulated) */
  180.                   4, /* 52: FP Operand Error                      (unemulated) */
  181.                   4, /* 53: FP Overflow                           (unemulated) */
  182.                   4, /* 54: FP Signaling NAN                      (unemulated) */
  183.                   4, /* 55: FP Unimplemented Data Type            (unemulated) */
  184.                   4, /* 56: MMU Configuration Error               (unemulated) */
  185.                   4, /* 57: MMU Illegal Operation Error           (unemulated) */
  186.                   4, /* 58: MMU Access Level Violation Error      (unemulated) */
  187.                   4, /* 59: RESERVED                                           */
  188.                   4, /* 60: RESERVED                                           */
  189.                   4, /* 61: RESERVED                                           */
  190.                   4, /* 62: RESERVED                                           */
  191.                   4, /* 63: RESERVED                                           */
  192.                      /* 64-255: User Defined                                   */
  193.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  194.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  195.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  196.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  197.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  198.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4
  199.         },
  200.         { /* 010 */
  201.                   4, /*  0: Reset - Initial Stack Pointer                      */
  202.                   4, /*  1: Reset - Initial Program Counter                    */
  203.                 126, /*  2: Bus Error                             (unemulated) */
  204.                 126, /*  3: Address Error                         (unemulated) */
  205.                  38, /*  4: Illegal Instruction                                */
  206.                  44, /*  5: Divide by Zero                                     */
  207.                  44, /*  6: CHK                                                */
  208.                  34, /*  7: TRAPV                                              */
  209.                  38, /*  8: Privilege Violation                                */
  210.                  38, /*  9: Trace                                              */
  211.                   4, /* 10: 1010                                               */
  212.                   4, /* 11: 1111                                               */
  213.                   4, /* 12: RESERVED                                           */
  214.                   4, /* 13: Coprocessor Protocol Violation        (unemulated) */
  215.                   4, /* 14: Format Error                                       */
  216.                  44, /* 15: Uninitialized Interrupt                            */
  217.                   4, /* 16: RESERVED                                           */
  218.                   4, /* 17: RESERVED                                           */
  219.                   4, /* 18: RESERVED                                           */
  220.                   4, /* 19: RESERVED                                           */
  221.                   4, /* 20: RESERVED                                           */
  222.                   4, /* 21: RESERVED                                           */
  223.                   4, /* 22: RESERVED                                           */
  224.                   4, /* 23: RESERVED                                           */
  225.                  46, /* 24: Spurious Interrupt                                 */
  226.                  46, /* 25: Level 1 Interrupt Autovector                       */
  227.                  46, /* 26: Level 2 Interrupt Autovector                       */
  228.                  46, /* 27: Level 3 Interrupt Autovector                       */
  229.                  46, /* 28: Level 4 Interrupt Autovector                       */
  230.                  46, /* 29: Level 5 Interrupt Autovector                       */
  231.                  46, /* 30: Level 6 Interrupt Autovector                       */
  232.                  46, /* 31: Level 7 Interrupt Autovector                       */
  233.                  38, /* 32: TRAP #0                                            */
  234.                  38, /* 33: TRAP #1                                            */
  235.                  38, /* 34: TRAP #2                                            */
  236.                  38, /* 35: TRAP #3                                            */
  237.                  38, /* 36: TRAP #4                                            */
  238.                  38, /* 37: TRAP #5                                            */
  239.                  38, /* 38: TRAP #6                                            */
  240.                  38, /* 39: TRAP #7                                            */
  241.                  38, /* 40: TRAP #8                                            */
  242.                  38, /* 41: TRAP #9                                            */
  243.                  38, /* 42: TRAP #10                                           */
  244.                  38, /* 43: TRAP #11                                           */
  245.                  38, /* 44: TRAP #12                                           */
  246.                  38, /* 45: TRAP #13                                           */
  247.                  38, /* 46: TRAP #14                                           */
  248.                  38, /* 47: TRAP #15                                           */
  249.                   4, /* 48: FP Branch or Set on Unknown Condition (unemulated) */
  250.                   4, /* 49: FP Inexact Result                     (unemulated) */
  251.                   4, /* 50: FP Divide by Zero                     (unemulated) */
  252.                   4, /* 51: FP Underflow                          (unemulated) */
  253.                   4, /* 52: FP Operand Error                      (unemulated) */
  254.                   4, /* 53: FP Overflow                           (unemulated) */
  255.                   4, /* 54: FP Signaling NAN                      (unemulated) */
  256.                   4, /* 55: FP Unimplemented Data Type            (unemulated) */
  257.                   4, /* 56: MMU Configuration Error               (unemulated) */
  258.                   4, /* 57: MMU Illegal Operation Error           (unemulated) */
  259.                   4, /* 58: MMU Access Level Violation Error      (unemulated) */
  260.                   4, /* 59: RESERVED                                           */
  261.                   4, /* 60: RESERVED                                           */
  262.                   4, /* 61: RESERVED                                           */
  263.                   4, /* 62: RESERVED                                           */
  264.                   4, /* 63: RESERVED                                           */
  265.                      /* 64-255: User Defined                                   */
  266.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  267.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  268.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  269.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  270.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  271.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4
  272.         },
  273.         { /* 020 */
  274.                   4, /*  0: Reset - Initial Stack Pointer                      */
  275.                   4, /*  1: Reset - Initial Program Counter                    */
  276.                  50, /*  2: Bus Error                             (unemulated) */
  277.                  50, /*  3: Address Error                         (unemulated) */
  278.                  20, /*  4: Illegal Instruction                                */
  279.                  38, /*  5: Divide by Zero                                     */
  280.                  40, /*  6: CHK                                                */
  281.                  20, /*  7: TRAPV                                              */
  282.                  34, /*  8: Privilege Violation                                */
  283.                  25, /*  9: Trace                                              */
  284.                  20, /* 10: 1010                                               */
  285.                  20, /* 11: 1111                                               */
  286.                   4, /* 12: RESERVED                                           */
  287.                   4, /* 13: Coprocessor Protocol Violation        (unemulated) */
  288.                   4, /* 14: Format Error                                       */
  289.                  30, /* 15: Uninitialized Interrupt                            */
  290.                   4, /* 16: RESERVED                                           */
  291.                   4, /* 17: RESERVED                                           */
  292.                   4, /* 18: RESERVED                                           */
  293.                   4, /* 19: RESERVED                                           */
  294.                   4, /* 20: RESERVED                                           */
  295.                   4, /* 21: RESERVED                                           */
  296.                   4, /* 22: RESERVED                                           */
  297.                   4, /* 23: RESERVED                                           */
  298.                  30, /* 24: Spurious Interrupt                                 */
  299.                  30, /* 25: Level 1 Interrupt Autovector                       */
  300.                  30, /* 26: Level 2 Interrupt Autovector                       */
  301.                  30, /* 27: Level 3 Interrupt Autovector                       */
  302.                  30, /* 28: Level 4 Interrupt Autovector                       */
  303.                  30, /* 29: Level 5 Interrupt Autovector                       */
  304.                  30, /* 30: Level 6 Interrupt Autovector                       */
  305.                  30, /* 31: Level 7 Interrupt Autovector                       */
  306.                  20, /* 32: TRAP #0                                            */
  307.                  20, /* 33: TRAP #1                                            */
  308.                  20, /* 34: TRAP #2                                            */
  309.                  20, /* 35: TRAP #3                                            */
  310.                  20, /* 36: TRAP #4                                            */
  311.                  20, /* 37: TRAP #5                                            */
  312.                  20, /* 38: TRAP #6                                            */
  313.                  20, /* 39: TRAP #7                                            */
  314.                  20, /* 40: TRAP #8                                            */
  315.                  20, /* 41: TRAP #9                                            */
  316.                  20, /* 42: TRAP #10                                           */
  317.                  20, /* 43: TRAP #11                                           */
  318.                  20, /* 44: TRAP #12                                           */
  319.                  20, /* 45: TRAP #13                                           */
  320.                  20, /* 46: TRAP #14                                           */
  321.                  20, /* 47: TRAP #15                                           */
  322.                   4, /* 48: FP Branch or Set on Unknown Condition (unemulated) */
  323.                   4, /* 49: FP Inexact Result                     (unemulated) */
  324.                   4, /* 50: FP Divide by Zero                     (unemulated) */
  325.                   4, /* 51: FP Underflow                          (unemulated) */
  326.                   4, /* 52: FP Operand Error                      (unemulated) */
  327.                   4, /* 53: FP Overflow                           (unemulated) */
  328.                   4, /* 54: FP Signaling NAN                      (unemulated) */
  329.                   4, /* 55: FP Unimplemented Data Type            (unemulated) */
  330.                   4, /* 56: MMU Configuration Error               (unemulated) */
  331.                   4, /* 57: MMU Illegal Operation Error           (unemulated) */
  332.                   4, /* 58: MMU Access Level Violation Error      (unemulated) */
  333.                   4, /* 59: RESERVED                                           */
  334.                   4, /* 60: RESERVED                                           */
  335.                   4, /* 61: RESERVED                                           */
  336.                   4, /* 62: RESERVED                                           */
  337.                   4, /* 63: RESERVED                                           */
  338.                      /* 64-255: User Defined                                   */
  339.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  340.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  341.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  342.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  343.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  344.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4
  345.         },
  346.         { /* 040 */ // TODO: these values are not correct
  347.                   4, /*  0: Reset - Initial Stack Pointer                      */
  348.                   4, /*  1: Reset - Initial Program Counter                    */
  349.                  50, /*  2: Bus Error                             (unemulated) */
  350.                  50, /*  3: Address Error                         (unemulated) */
  351.                  20, /*  4: Illegal Instruction                                */
  352.                  38, /*  5: Divide by Zero                                     */
  353.                  40, /*  6: CHK                                                */
  354.                  20, /*  7: TRAPV                                              */
  355.                  34, /*  8: Privilege Violation                                */
  356.                  25, /*  9: Trace                                              */
  357.                  20, /* 10: 1010                                               */
  358.                  20, /* 11: 1111                                               */
  359.                   4, /* 12: RESERVED                                           */
  360.                   4, /* 13: Coprocessor Protocol Violation        (unemulated) */
  361.                   4, /* 14: Format Error                                       */
  362.                  30, /* 15: Uninitialized Interrupt                            */
  363.                   4, /* 16: RESERVED                                           */
  364.                   4, /* 17: RESERVED                                           */
  365.                   4, /* 18: RESERVED                                           */
  366.                   4, /* 19: RESERVED                                           */
  367.                   4, /* 20: RESERVED                                           */
  368.                   4, /* 21: RESERVED                                           */
  369.                   4, /* 22: RESERVED                                           */
  370.                   4, /* 23: RESERVED                                           */
  371.                  30, /* 24: Spurious Interrupt                                 */
  372.                  30, /* 25: Level 1 Interrupt Autovector                       */
  373.                  30, /* 26: Level 2 Interrupt Autovector                       */
  374.                  30, /* 27: Level 3 Interrupt Autovector                       */
  375.                  30, /* 28: Level 4 Interrupt Autovector                       */
  376.                  30, /* 29: Level 5 Interrupt Autovector                       */
  377.                  30, /* 30: Level 6 Interrupt Autovector                       */
  378.                  30, /* 31: Level 7 Interrupt Autovector                       */
  379.                  20, /* 32: TRAP #0                                            */
  380.                  20, /* 33: TRAP #1                                            */
  381.                  20, /* 34: TRAP #2                                            */
  382.                  20, /* 35: TRAP #3                                            */
  383.                  20, /* 36: TRAP #4                                            */
  384.                  20, /* 37: TRAP #5                                            */
  385.                  20, /* 38: TRAP #6                                            */
  386.                  20, /* 39: TRAP #7                                            */
  387.                  20, /* 40: TRAP #8                                            */
  388.                  20, /* 41: TRAP #9                                            */
  389.                  20, /* 42: TRAP #10                                           */
  390.                  20, /* 43: TRAP #11                                           */
  391.                  20, /* 44: TRAP #12                                           */
  392.                  20, /* 45: TRAP #13                                           */
  393.                  20, /* 46: TRAP #14                                           */
  394.                  20, /* 47: TRAP #15                                           */
  395.                   4, /* 48: FP Branch or Set on Unknown Condition (unemulated) */
  396.                   4, /* 49: FP Inexact Result                     (unemulated) */
  397.                   4, /* 50: FP Divide by Zero                     (unemulated) */
  398.                   4, /* 51: FP Underflow                          (unemulated) */
  399.                   4, /* 52: FP Operand Error                      (unemulated) */
  400.                   4, /* 53: FP Overflow                           (unemulated) */
  401.                   4, /* 54: FP Signaling NAN                      (unemulated) */
  402.                   4, /* 55: FP Unimplemented Data Type            (unemulated) */
  403.                   4, /* 56: MMU Configuration Error               (unemulated) */
  404.                   4, /* 57: MMU Illegal Operation Error           (unemulated) */
  405.                   4, /* 58: MMU Access Level Violation Error      (unemulated) */
  406.                   4, /* 59: RESERVED                                           */
  407.                   4, /* 60: RESERVED                                           */
  408.                   4, /* 61: RESERVED                                           */
  409.                   4, /* 62: RESERVED                                           */
  410.                   4, /* 63: RESERVED                                           */
  411.                      /* 64-255: User Defined                                   */
  412.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  413.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  414.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  415.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  416.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,
  417.                   4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4,4
  418.         }
  419. };
  420.  
  421. uint8 m68ki_ea_idx_cycle_table[64] =
  422. {
  423.          0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,
  424.          0, /* ..01.000 no memory indirect, base NULL             */
  425.          5, /* ..01..01 memory indirect,    base NULL, outer NULL */
  426.          7, /* ..01..10 memory indirect,    base NULL, outer 16   */
  427.          7, /* ..01..11 memory indirect,    base NULL, outer 32   */
  428.          0,  5,  7,  7,  0,  5,  7,  7,  0,  5,  7,  7,
  429.          2, /* ..10.000 no memory indirect, base 16               */
  430.          7, /* ..10..01 memory indirect,    base 16,   outer NULL */
  431.          9, /* ..10..10 memory indirect,    base 16,   outer 16   */
  432.          9, /* ..10..11 memory indirect,    base 16,   outer 32   */
  433.          0,  7,  9,  9,  0,  7,  9,  9,  0,  7,  9,  9,
  434.          6, /* ..11.000 no memory indirect, base 32               */
  435.         11, /* ..11..01 memory indirect,    base 32,   outer NULL */
  436.         13, /* ..11..10 memory indirect,    base 32,   outer 16   */
  437.         13, /* ..11..11 memory indirect,    base 32,   outer 32   */
  438.          0, 11, 13, 13,  0, 11, 13, 13,  0, 11, 13, 13
  439. };
  440.  
  441.  
  442.  
  443. /* ======================================================================== */
  444. /* =============================== CALLBACKS ============================== */
  445. /* ======================================================================== */
  446.  
  447. /* Default callbacks used if the callback hasn't been set yet, or if the
  448.  * callback is set to NULL
  449.  */
  450.  
  451. /* Interrupt acknowledge */
  452. static int default_int_ack_callback_data;
  453. static int default_int_ack_callback(int int_level)
  454. {
  455.         default_int_ack_callback_data = int_level;
  456.         CPU_INT_LEVEL = 0;
  457.         return M68K_INT_ACK_AUTOVECTOR;
  458. }
  459.  
  460. /* Breakpoint acknowledge */
  461. static unsigned int default_bkpt_ack_callback_data;
  462. static void default_bkpt_ack_callback(unsigned int data)
  463. {
  464.         default_bkpt_ack_callback_data = data;
  465. }
  466.  
  467. /* Called when a reset instruction is executed */
  468. static void default_reset_instr_callback(void)
  469. {
  470. }
  471.  
  472. /* Called when a cmpi.l #v, dn instruction is executed */
  473. static void default_cmpild_instr_callback(unsigned int val, int reg)
  474. {
  475.         (void)val;
  476.         (void)reg;
  477. }
  478.  
  479. /* Called when a rte instruction is executed */
  480. static void default_rte_instr_callback(void)
  481. {
  482. }
  483.  
  484. /* Called when a tas instruction is executed */
  485. static int default_tas_instr_callback(void)
  486. {
  487.         return 1; // allow writeback
  488. }
  489.  
  490. /* Called when the program counter changed by a large value */
  491. static unsigned int default_pc_changed_callback_data;
  492. static void default_pc_changed_callback(unsigned int new_pc)
  493. {
  494.         default_pc_changed_callback_data = new_pc;
  495. }
  496.  
  497. /* Called every time there's bus activity (read/write to/from memory */
  498. static unsigned int default_set_fc_callback_data;
  499. static void default_set_fc_callback(unsigned int new_fc)
  500. {
  501.         default_set_fc_callback_data = new_fc;
  502. }
  503.  
  504. /* Called every instruction cycle prior to execution */
  505. static int default_instr_hook_callback(void)
  506. {
  507.         return 0;
  508. }
  509.  
  510.  
  511. #if M68K_EMULATE_ADDRESS_ERROR
  512.         #include <setjmp.h>
  513.         jmp_buf m68ki_aerr_trap;
  514. #endif /* M68K_EMULATE_ADDRESS_ERROR */
  515.  
  516.  
  517. /* ======================================================================== */
  518. /* ================================= API ================================== */
  519. /* ======================================================================== */
  520.  
  521. /* Access the internals of the CPU */
  522. unsigned int m68k_get_reg(void* context, m68k_register_t regnum)
  523. {
  524.         m68ki_cpu_core* cpu = context != NULL ?(m68ki_cpu_core*)context : &m68ki_cpu;
  525.  
  526.         switch(regnum)
  527.         {
  528.                 case M68K_REG_D0:       return cpu->dar[0];
  529.                 case M68K_REG_D1:       return cpu->dar[1];
  530.                 case M68K_REG_D2:       return cpu->dar[2];
  531.                 case M68K_REG_D3:       return cpu->dar[3];
  532.                 case M68K_REG_D4:       return cpu->dar[4];
  533.                 case M68K_REG_D5:       return cpu->dar[5];
  534.                 case M68K_REG_D6:       return cpu->dar[6];
  535.                 case M68K_REG_D7:       return cpu->dar[7];
  536.                 case M68K_REG_A0:       return cpu->dar[8];
  537.                 case M68K_REG_A1:       return cpu->dar[9];
  538.                 case M68K_REG_A2:       return cpu->dar[10];
  539.                 case M68K_REG_A3:       return cpu->dar[11];
  540.                 case M68K_REG_A4:       return cpu->dar[12];
  541.                 case M68K_REG_A5:       return cpu->dar[13];
  542.                 case M68K_REG_A6:       return cpu->dar[14];
  543.                 case M68K_REG_A7:       return cpu->dar[15];
  544.                 case M68K_REG_PC:       return MASK_OUT_ABOVE_32(cpu->pc);
  545.                 case M68K_REG_SR:       return  cpu->t1_flag                                            |
  546.                                                                         cpu->t0_flag                                            |
  547.                                                                         (cpu->s_flag << 11)                                     |
  548.                                                                         (cpu->m_flag << 11)                                     |
  549.                                                                         cpu->int_mask                                           |
  550.                                                                         ((cpu->x_flag & XFLAG_SET) >> 4)        |
  551.                                                                         ((cpu->n_flag & NFLAG_SET) >> 4)        |
  552.                                                                         ((!cpu->not_z_flag) << 2)                       |
  553.                                                                         ((cpu->v_flag & VFLAG_SET) >> 6)        |
  554.                                                                         ((cpu->c_flag & CFLAG_SET) >> 8);
  555.                 case M68K_REG_SP:       return cpu->dar[15];
  556.                 case M68K_REG_USP:      return cpu->s_flag ? cpu->sp[0] : cpu->dar[15];
  557.                 case M68K_REG_ISP:      return cpu->s_flag && !cpu->m_flag ? cpu->dar[15] : cpu->sp[4];
  558.                 case M68K_REG_MSP:      return cpu->s_flag && cpu->m_flag ? cpu->dar[15] : cpu->sp[6];
  559.                 case M68K_REG_SFC:      return cpu->sfc;
  560.                 case M68K_REG_DFC:      return cpu->dfc;
  561.                 case M68K_REG_VBR:      return cpu->vbr;
  562.                 case M68K_REG_CACR:     return cpu->cacr;
  563.                 case M68K_REG_CAAR:     return cpu->caar;
  564.                 case M68K_REG_PREF_ADDR:        return cpu->pref_addr;
  565.                 case M68K_REG_PREF_DATA:        return cpu->pref_data;
  566.                 case M68K_REG_PPC:      return MASK_OUT_ABOVE_32(cpu->ppc);
  567.                 case M68K_REG_IR:       return cpu->ir;
  568.                 case M68K_REG_CPU_TYPE:
  569.                         switch(cpu->cpu_type)
  570.                         {
  571.                                 case CPU_TYPE_000:              return (unsigned int)M68K_CPU_TYPE_68000;
  572.                                 case CPU_TYPE_008:              return (unsigned int)M68K_CPU_TYPE_68008;
  573.                                 case CPU_TYPE_010:              return (unsigned int)M68K_CPU_TYPE_68010;
  574.                                 case CPU_TYPE_EC020:    return (unsigned int)M68K_CPU_TYPE_68EC020;
  575.                                 case CPU_TYPE_020:              return (unsigned int)M68K_CPU_TYPE_68020;
  576.                                 case CPU_TYPE_040:              return (unsigned int)M68K_CPU_TYPE_68040;
  577.                         }
  578.                         return M68K_CPU_TYPE_INVALID;
  579.                 default:                        return 0;
  580.         }
  581.         return 0;
  582. }
  583.  
  584. void m68k_set_reg(m68k_register_t regnum, unsigned int value)
  585. {
  586.         switch(regnum)
  587.         {
  588.                 case M68K_REG_D0:       REG_D[0] = MASK_OUT_ABOVE_32(value); return;
  589.                 case M68K_REG_D1:       REG_D[1] = MASK_OUT_ABOVE_32(value); return;
  590.                 case M68K_REG_D2:       REG_D[2] = MASK_OUT_ABOVE_32(value); return;
  591.                 case M68K_REG_D3:       REG_D[3] = MASK_OUT_ABOVE_32(value); return;
  592.                 case M68K_REG_D4:       REG_D[4] = MASK_OUT_ABOVE_32(value); return;
  593.                 case M68K_REG_D5:       REG_D[5] = MASK_OUT_ABOVE_32(value); return;
  594.                 case M68K_REG_D6:       REG_D[6] = MASK_OUT_ABOVE_32(value); return;
  595.                 case M68K_REG_D7:       REG_D[7] = MASK_OUT_ABOVE_32(value); return;
  596.                 case M68K_REG_A0:       REG_A[0] = MASK_OUT_ABOVE_32(value); return;
  597.                 case M68K_REG_A1:       REG_A[1] = MASK_OUT_ABOVE_32(value); return;
  598.                 case M68K_REG_A2:       REG_A[2] = MASK_OUT_ABOVE_32(value); return;
  599.                 case M68K_REG_A3:       REG_A[3] = MASK_OUT_ABOVE_32(value); return;
  600.                 case M68K_REG_A4:       REG_A[4] = MASK_OUT_ABOVE_32(value); return;
  601.                 case M68K_REG_A5:       REG_A[5] = MASK_OUT_ABOVE_32(value); return;
  602.                 case M68K_REG_A6:       REG_A[6] = MASK_OUT_ABOVE_32(value); return;
  603.                 case M68K_REG_A7:       REG_A[7] = MASK_OUT_ABOVE_32(value); return;
  604.                 case M68K_REG_PC:       m68ki_jump(MASK_OUT_ABOVE_32(value)); return;
  605.                 case M68K_REG_SR:       m68ki_set_sr(value); return;
  606.                 case M68K_REG_SP:       REG_SP = MASK_OUT_ABOVE_32(value); return;
  607.                 case M68K_REG_USP:      if(FLAG_S)
  608.                                                                 REG_USP = MASK_OUT_ABOVE_32(value);
  609.                                                         else
  610.                                                                 REG_SP = MASK_OUT_ABOVE_32(value);
  611.                                                         return;
  612.                 case M68K_REG_ISP:      if(FLAG_S && !FLAG_M)
  613.                                                                 REG_SP = MASK_OUT_ABOVE_32(value);
  614.                                                         else
  615.                                                                 REG_ISP = MASK_OUT_ABOVE_32(value);
  616.                                                         return;
  617.                 case M68K_REG_MSP:      if(FLAG_S && FLAG_M)
  618.                                                                 REG_SP = MASK_OUT_ABOVE_32(value);
  619.                                                         else
  620.                                                                 REG_MSP = MASK_OUT_ABOVE_32(value);
  621.                                                         return;
  622.                 case M68K_REG_VBR:      REG_VBR = MASK_OUT_ABOVE_32(value); return;
  623.                 case M68K_REG_SFC:      REG_SFC = value & 7; return;
  624.                 case M68K_REG_DFC:      REG_DFC = value & 7; return;
  625.                 case M68K_REG_CACR:     REG_CACR = MASK_OUT_ABOVE_32(value); return;
  626.                 case M68K_REG_CAAR:     REG_CAAR = MASK_OUT_ABOVE_32(value); return;
  627.                 case M68K_REG_PPC:      REG_PPC = MASK_OUT_ABOVE_32(value); return;
  628.                 case M68K_REG_IR:       REG_IR = MASK_OUT_ABOVE_16(value); return;
  629.                 case M68K_REG_PREF_ADDR:        CPU_PREF_ADDR = MASK_OUT_ABOVE_32(value); return;
  630.                 case M68K_REG_CPU_TYPE: m68k_set_cpu_type(value); return;
  631.                 default:                        return;
  632.         }
  633. }
  634.  
  635. /* Set the callbacks */
  636. void m68k_set_int_ack_callback(int  (*callback)(int int_level))
  637. {
  638.         CALLBACK_INT_ACK = callback ? callback : default_int_ack_callback;
  639. }
  640.  
  641. void m68k_set_bkpt_ack_callback(void  (*callback)(unsigned int data))
  642. {
  643.         CALLBACK_BKPT_ACK = callback ? callback : default_bkpt_ack_callback;
  644. }
  645.  
  646. void m68k_set_reset_instr_callback(void  (*callback)(void))
  647. {
  648.         CALLBACK_RESET_INSTR = callback ? callback : default_reset_instr_callback;
  649. }
  650.  
  651. void m68k_set_cmpild_instr_callback(void  (*callback)(unsigned int, int))
  652. {
  653.         CALLBACK_CMPILD_INSTR = callback ? callback : default_cmpild_instr_callback;
  654. }
  655.  
  656. void m68k_set_rte_instr_callback(void  (*callback)(void))
  657. {
  658.         CALLBACK_RTE_INSTR = callback ? callback : default_rte_instr_callback;
  659. }
  660.  
  661. void m68k_set_tas_instr_callback(int  (*callback)(void))
  662. {
  663.         CALLBACK_TAS_INSTR = callback ? callback : default_tas_instr_callback;
  664. }
  665.  
  666. void m68k_set_pc_changed_callback(void  (*callback)(unsigned int new_pc))
  667. {
  668.         CALLBACK_PC_CHANGED = callback ? callback : default_pc_changed_callback;
  669. }
  670.  
  671. void m68k_set_fc_callback(void  (*callback)(unsigned int new_fc))
  672. {
  673.         CALLBACK_SET_FC = callback ? callback : default_set_fc_callback;
  674. }
  675.  
  676. void m68k_set_instr_hook_callback(int  (*callback)(void))
  677. {
  678.         CALLBACK_INSTR_HOOK = callback ? callback : default_instr_hook_callback;
  679. }
  680.  
  681. void m68k_register_memory(m68k_mem_t memory[], unsigned int len)
  682. {
  683.         m68ki_cpu.mem = (void *)memory;
  684.         m68ki_cpu.mem_len = len;
  685. }
  686.  
  687. #include <stdio.h>
  688. /* Set the CPU type. */
  689. void m68k_set_cpu_type(unsigned int cpu_type)
  690. {
  691.         switch(cpu_type)
  692.         {
  693.                 case M68K_CPU_TYPE_68000:
  694.                         CPU_TYPE         = CPU_TYPE_000;
  695.                         CPU_ADDRESS_MASK = 0x00ffffff;
  696.                         CPU_SR_MASK      = 0xa71f; /* T1 -- S  -- -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  697.                         CYC_INSTRUCTION  = m68ki_cycles[0];
  698.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[0];
  699.                         CYC_BCC_NOTAKE_B = -2;
  700.                         CYC_BCC_NOTAKE_W = 2;
  701.                         CYC_DBCC_F_NOEXP = -2;
  702.                         CYC_DBCC_F_EXP   = 2;
  703.                         CYC_SCC_R_TRUE   = 2;
  704.                         CYC_MOVEM_W      = 2;
  705.                         CYC_MOVEM_L      = 3;
  706.                         CYC_SHIFT        = 1;
  707.                         CYC_RESET        = 132;
  708.                         return;
  709.                 case M68K_CPU_TYPE_68008:
  710.                         CPU_TYPE         = CPU_TYPE_008;
  711.                         CPU_ADDRESS_MASK = 0x003fffff;
  712.                         CPU_SR_MASK      = 0xa71f; /* T1 -- S  -- -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  713.                         CYC_INSTRUCTION  = m68ki_cycles[0];
  714.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[0];
  715.                         CYC_BCC_NOTAKE_B = -2;
  716.                         CYC_BCC_NOTAKE_W = 2;
  717.                         CYC_DBCC_F_NOEXP = -2;
  718.                         CYC_DBCC_F_EXP   = 2;
  719.                         CYC_SCC_R_TRUE   = 2;
  720.                         CYC_MOVEM_W      = 2;
  721.                         CYC_MOVEM_L      = 3;
  722.                         CYC_SHIFT        = 1;
  723.                         CYC_RESET        = 132;
  724.                         return;
  725.                 case M68K_CPU_TYPE_68010:
  726.                         CPU_TYPE         = CPU_TYPE_010;
  727.                         CPU_ADDRESS_MASK = 0x00ffffff;
  728.                         CPU_SR_MASK      = 0xa71f; /* T1 -- S  -- -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  729.                         CYC_INSTRUCTION  = m68ki_cycles[1];
  730.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[1];
  731.                         CYC_BCC_NOTAKE_B = -4;
  732.                         CYC_BCC_NOTAKE_W = 0;
  733.                         CYC_DBCC_F_NOEXP = 0;
  734.                         CYC_DBCC_F_EXP   = 6;
  735.                         CYC_SCC_R_TRUE   = 0;
  736.                         CYC_MOVEM_W      = 2;
  737.                         CYC_MOVEM_L      = 3;
  738.                         CYC_SHIFT        = 1;
  739.                         CYC_RESET        = 130;
  740.                         return;
  741.                 case M68K_CPU_TYPE_68EC020:
  742.                         CPU_TYPE         = CPU_TYPE_EC020;
  743.                         CPU_ADDRESS_MASK = 0x00ffffff;
  744.                         CPU_SR_MASK      = 0xf71f; /* T1 T0 S  M  -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  745.                         CYC_INSTRUCTION  = m68ki_cycles[2];
  746.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[2];
  747.                         CYC_BCC_NOTAKE_B = -2;
  748.                         CYC_BCC_NOTAKE_W = 0;
  749.                         CYC_DBCC_F_NOEXP = 0;
  750.                         CYC_DBCC_F_EXP   = 4;
  751.                         CYC_SCC_R_TRUE   = 0;
  752.                         CYC_MOVEM_W      = 2;
  753.                         CYC_MOVEM_L      = 2;
  754.                         CYC_SHIFT        = 0;
  755.                         CYC_RESET        = 518;
  756.                         return;
  757.                 case M68K_CPU_TYPE_68020:
  758.                         CPU_TYPE         = CPU_TYPE_020;
  759.                         CPU_ADDRESS_MASK = 0xffffffff;
  760.                         CPU_SR_MASK      = 0xf71f; /* T1 T0 S  M  -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  761.                         CYC_INSTRUCTION  = m68ki_cycles[2];
  762.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[2];
  763.                         CYC_BCC_NOTAKE_B = -2;
  764.                         CYC_BCC_NOTAKE_W = 0;
  765.                         CYC_DBCC_F_NOEXP = 0;
  766.                         CYC_DBCC_F_EXP   = 4;
  767.                         CYC_SCC_R_TRUE   = 0;
  768.                         CYC_MOVEM_W      = 2;
  769.                         CYC_MOVEM_L      = 2;
  770.                         CYC_SHIFT        = 0;
  771.                         CYC_RESET        = 518;
  772.                         return;
  773.                 case M68K_CPU_TYPE_68040:               // TODO: these values are not correct
  774.                         CPU_TYPE         = CPU_TYPE_040;
  775.                         CPU_ADDRESS_MASK = 0xffffffff;
  776.                         CPU_SR_MASK      = 0xf71f; /* T1 T0 S  M  -- I2 I1 I0 -- -- -- X  N  Z  V  C  */
  777.                         CYC_INSTRUCTION  = m68ki_cycles[2];
  778.                         CYC_EXCEPTION    = m68ki_exception_cycle_table[2];
  779.                         CYC_BCC_NOTAKE_B = -2;
  780.                         CYC_BCC_NOTAKE_W = 0;
  781.                         CYC_DBCC_F_NOEXP = 0;
  782.                         CYC_DBCC_F_EXP   = 4;
  783.                         CYC_SCC_R_TRUE   = 0;
  784.                         CYC_MOVEM_W      = 2;
  785.                         CYC_MOVEM_L      = 2;
  786.                         CYC_SHIFT        = 0;
  787.                         CYC_RESET        = 518;
  788.                         return;
  789.         }
  790. }
  791.  
  792. /* Execute some instructions until we use up num_cycles clock cycles */
  793. /* ASG: removed per-instruction interrupt checks */
  794. int m68k_execute(int num_cycles)
  795. {
  796.         /* Make sure we're not stopped */
  797.         if(!CPU_STOPPED)
  798.         {
  799.                 /* Set our pool of clock cycles available */
  800.                 SET_CYCLES(num_cycles);
  801.                 m68ki_initial_cycles = num_cycles;
  802.  
  803.                 /* ASG: update cycles */
  804.                 USE_CYCLES(CPU_INT_CYCLES);
  805.                 CPU_INT_CYCLES = 0;
  806.  
  807.                 /* Return point if we had an address error */
  808.                 m68ki_set_address_error_trap(); /* auto-disable (see m68kcpu.h) */
  809.  
  810.                 /* Main loop.  Keep going until we run out of clock cycles */
  811.                 do
  812.                 {
  813.                         /* Set tracing accodring to T1. (T0 is done inside instruction) */
  814.                         m68ki_trace_t1(); /* auto-disable (see m68kcpu.h) */
  815.  
  816.                         /* Set the address space for reads */
  817.                         m68ki_use_data_space(); /* auto-disable (see m68kcpu.h) */
  818.  
  819.                         /* Call external hook to peek at CPU */
  820. #if M68K_INSTRUCTION_HOOK
  821.                         if (m68ki_instr_hook()) {
  822.                                 m68k_end_timeslice();
  823.                                 break;
  824.                         }
  825. #endif
  826.  
  827.                         /* Record previous program counter */
  828.                         REG_PPC = REG_PC;
  829.  
  830.                         /* Read an instruction and call its handler */
  831.                         REG_IR = m68ki_read_imm_16();
  832.                         m68ki_instruction_jump_table[REG_IR]();
  833.                         USE_CYCLES(CYC_INSTRUCTION[REG_IR]);
  834.  
  835.                         /* Trace m68k_exception, if necessary */
  836.                         m68ki_exception_if_trace(); /* auto-disable (see m68kcpu.h) */
  837.                 } while(GET_CYCLES() > 0);
  838.  
  839.                 /* set previous PC to current PC for the next entry into the loop */
  840.                 REG_PPC = REG_PC;
  841.  
  842.                 /* ASG: update cycles */
  843.                 USE_CYCLES(CPU_INT_CYCLES);
  844.                 CPU_INT_CYCLES = 0;
  845.  
  846.                 /* return how many clocks we used */
  847.                 return m68ki_initial_cycles - GET_CYCLES();
  848.         }
  849.  
  850.         /* We get here if the CPU is stopped or halted */
  851.         SET_CYCLES(0);
  852.         CPU_INT_CYCLES = 0;
  853.  
  854.         return num_cycles;
  855. }
  856.  
  857.  
  858. int m68k_cycles_run(void)
  859. {
  860.         return m68ki_initial_cycles - GET_CYCLES();
  861. }
  862.  
  863. int m68k_cycles_remaining(void)
  864. {
  865.         return GET_CYCLES();
  866. }
  867.  
  868. /* Change the timeslice */
  869. void m68k_modify_timeslice(int cycles)
  870. {
  871.         m68ki_initial_cycles += cycles;
  872.         ADD_CYCLES(cycles);
  873. }
  874.  
  875.  
  876. void m68k_end_timeslice(void)
  877. {
  878.         m68ki_initial_cycles = GET_CYCLES();
  879.         SET_CYCLES(0);
  880. }
  881.  
  882.  
  883. /* ASG: rewrote so that the int_level is a mask of the IPL0/IPL1/IPL2 bits */
  884. /* KS: Modified so that IPL* bits match with mask positions in the SR
  885.  *     and cleaned out remenants of the interrupt controller.
  886.  */
  887. void m68k_set_irq(unsigned int int_level)
  888. {
  889.         uint old_level = CPU_INT_LEVEL;
  890.         CPU_INT_LEVEL = int_level << 8;
  891.  
  892.         /* A transition from < 7 to 7 always interrupts (NMI) */
  893.         /* Note: Level 7 can also level trigger like a normal IRQ */
  894.         if(old_level != 0x0700 && CPU_INT_LEVEL == 0x0700)
  895.                 m68ki_exception_interrupt(7); /* Edge triggered level 7 (NMI) */
  896.         else
  897.                 m68ki_check_interrupts(); /* Level triggered (IRQ) */
  898. }
  899.  
  900. void m68k_init(void)
  901. {
  902.         static uint emulation_initialized = 0;
  903.  
  904.         /* The first call to this function initializes the opcode handler jump table */
  905.         if(!emulation_initialized)
  906.                 {
  907.                 m68ki_build_opcode_table();
  908.                 emulation_initialized = 1;
  909.         }
  910.  
  911.         m68k_set_int_ack_callback(NULL);
  912.         m68k_set_bkpt_ack_callback(NULL);
  913.         m68k_set_reset_instr_callback(NULL);
  914.         m68k_set_cmpild_instr_callback(NULL);
  915.         m68k_set_rte_instr_callback(NULL);
  916.         m68k_set_tas_instr_callback(NULL);
  917.         m68k_set_pc_changed_callback(NULL);
  918.         m68k_set_fc_callback(NULL);
  919.         m68k_set_instr_hook_callback(NULL);
  920. }
  921.  
  922. /* Pulse the RESET line on the CPU */
  923. void m68k_pulse_reset(void)
  924. {
  925.         /* Clear all stop levels and eat up all remaining cycles */
  926.         CPU_STOPPED = 0;
  927.         SET_CYCLES(0);
  928.  
  929.         CPU_RUN_MODE = RUN_MODE_BERR_AERR_RESET;
  930.  
  931.         /* Turn off tracing */
  932.         FLAG_T1 = FLAG_T0 = 0;
  933.         m68ki_clear_trace();
  934.         /* Interrupt mask to level 7 */
  935.         FLAG_INT_MASK = 0x0700;
  936.         /* Reset VBR */
  937.         REG_VBR = 0;
  938.         /* Go to supervisor mode */
  939.         m68ki_set_sm_flag(SFLAG_SET | MFLAG_CLEAR);
  940.  
  941.         /* Invalidate the prefetch queue */
  942. #if M68K_EMULATE_PREFETCH
  943.         /* Set to arbitrary number since our first fetch is from 0 */
  944.         CPU_PREF_ADDR = 0x1000;
  945. #endif /* M68K_EMULATE_PREFETCH */
  946.  
  947.         /* Read the initial stack pointer and program counter */
  948.         m68ki_jump(0);
  949.         REG_SP = m68ki_read_imm_32();
  950.         REG_PC = m68ki_read_imm_32();
  951.         m68ki_jump(REG_PC);
  952.  
  953.         CPU_RUN_MODE = RUN_MODE_NORMAL;
  954. }
  955.  
  956. /* Pulse the HALT line on the CPU */
  957. void m68k_pulse_halt(void)
  958. {
  959.         CPU_STOPPED |= STOP_LEVEL_HALT;
  960. }
  961.  
  962.  
  963. /* Get and set the current CPU context */
  964. /* This is to allow for multiple CPUs */
  965. unsigned int m68k_context_size()
  966. {
  967.         return sizeof(m68ki_cpu_core);
  968. }
  969.  
  970. unsigned int m68k_get_context(void* dst)
  971. {
  972.         if(dst) *(m68ki_cpu_core*)dst = m68ki_cpu;
  973.         return sizeof(m68ki_cpu_core);
  974. }
  975.  
  976. void m68k_set_context(void* src)
  977. {
  978.         if(src) m68ki_cpu = *(m68ki_cpu_core*)src;
  979. }
  980.  
  981.  
  982.  
  983. /* ======================================================================== */
  984. /* ============================== MAME STUFF ============================== */
  985. /* ======================================================================== */
  986.  
  987. #if M68K_COMPILE_FOR_MAME == OPT_ON
  988.  
  989. static struct {
  990.         UINT16 sr;
  991.         UINT8 stopped;
  992.         UINT8 halted;
  993. } m68k_substate;
  994.  
  995. static void m68k_prepare_substate(void)
  996. {
  997.         m68k_substate.sr = m68ki_get_sr();
  998.         m68k_substate.stopped = (CPU_STOPPED & STOP_LEVEL_STOP) != 0;
  999.         m68k_substate.halted  = (CPU_STOPPED & STOP_LEVEL_HALT) != 0;
  1000. }
  1001.  
  1002. static void m68k_post_load(void)
  1003. {
  1004.         m68ki_set_sr_noint_nosp(m68k_substate.sr);
  1005.         CPU_STOPPED = m68k_substate.stopped ? STOP_LEVEL_STOP : 0
  1006.                         | m68k_substate.halted  ? STOP_LEVEL_HALT : 0;
  1007.         m68ki_jump(REG_PC);
  1008. }
  1009.  
  1010. void m68k_state_register(const char *type, int index)
  1011. {
  1012.         state_save_register_item_array(type, index, REG_D);
  1013.         state_save_register_item_array(type, index, REG_A);
  1014.         state_save_register_item(type, index, REG_PPC);
  1015.         state_save_register_item(type, index, REG_PC);
  1016.         state_save_register_item(type, index, REG_USP);
  1017.         state_save_register_item(type, index, REG_ISP);
  1018.         state_save_register_item(type, index, REG_MSP);
  1019.         state_save_register_item(type, index, REG_VBR);
  1020.         state_save_register_item(type, index, REG_SFC);
  1021.         state_save_register_item(type, index, REG_DFC);
  1022.         state_save_register_item(type, index, REG_CACR);
  1023.         state_save_register_item(type, index, REG_CAAR);
  1024.         state_save_register_item(type, index, m68k_substate.sr);
  1025.         state_save_register_item(type, index, CPU_INT_LEVEL);
  1026.         state_save_register_item(type, index, CPU_INT_CYCLES);
  1027.         state_save_register_item(type, index, m68k_substate.stopped);
  1028.         state_save_register_item(type, index, m68k_substate.halted);
  1029.         state_save_register_item(type, index, CPU_PREF_ADDR);
  1030.         state_save_register_item(type, index, CPU_PREF_DATA);
  1031.         state_save_register_func_presave(m68k_prepare_substate);
  1032.         state_save_register_func_postload(m68k_post_load);
  1033. }
  1034.  
  1035. #endif /* M68K_COMPILE_FOR_MAME */
  1036.  
  1037. /* ======================================================================== */
  1038. /* ============================== END OF FILE ============================= */
  1039. /* ======================================================================== */
  1040.