Subversion Repositories Kolibri OS

Rev

Rev 5354 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1.  
  2. #include <drm/drmP.h>
  3. #include <drm/radeon_drm.h>
  4. #include "radeon.h"
  5. #include "radeon_object.h"
  6. #include "drm_fb_helper.h"
  7. #include "hmm.h"
  8. #include "bitmap.h"
  9. #include <display.h>
  10.  
  11. extern struct drm_framebuffer *main_fb;
  12. extern struct drm_gem_object  *main_fb_obj;
  13.  
  14. display_t *os_display;
  15.  
  16. static cursor_t*  __stdcall select_cursor_kms(cursor_t *cursor);
  17. static void       __stdcall move_cursor_kms(cursor_t *cursor, int x, int y);
  18.  
  19. int radeon_align_pitch(struct radeon_device *rdev, int width, int bpp, bool tiled);
  20.  
  21. void disable_mouse(void);
  22.  
  23. static void radeon_show_cursor_kms(struct drm_crtc *crtc)
  24. {
  25.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  26.     struct radeon_device *rdev = crtc->dev->dev_private;
  27.  
  28.     if (ASIC_IS_DCE4(rdev)) {
  29.         WREG32(RADEON_MM_INDEX, EVERGREEN_CUR_CONTROL + radeon_crtc->crtc_offset);
  30.         WREG32(RADEON_MM_DATA, EVERGREEN_CURSOR_EN |
  31.                EVERGREEN_CURSOR_MODE(EVERGREEN_CURSOR_24_8_PRE_MULT));
  32.     } else if (ASIC_IS_AVIVO(rdev)) {
  33.         WREG32(RADEON_MM_INDEX, AVIVO_D1CUR_CONTROL + radeon_crtc->crtc_offset);
  34.         WREG32(RADEON_MM_DATA, AVIVO_D1CURSOR_EN |
  35.                  (AVIVO_D1CURSOR_MODE_24BPP << AVIVO_D1CURSOR_MODE_SHIFT));
  36.     } else {
  37.         switch (radeon_crtc->crtc_id) {
  38.         case 0:
  39.             WREG32(RADEON_MM_INDEX, RADEON_CRTC_GEN_CNTL);
  40.             break;
  41.         case 1:
  42.             WREG32(RADEON_MM_INDEX, RADEON_CRTC2_GEN_CNTL);
  43.             break;
  44.         default:
  45.             return;
  46.         }
  47.  
  48.         WREG32_P(RADEON_MM_DATA, (RADEON_CRTC_CUR_EN |
  49.                       (RADEON_CRTC_CUR_MODE_24BPP << RADEON_CRTC_CUR_MODE_SHIFT)),
  50.              ~(RADEON_CRTC_CUR_EN | RADEON_CRTC_CUR_MODE_MASK));
  51.     }
  52. }
  53.  
  54. static void radeon_lock_cursor_kms(struct drm_crtc *crtc, bool lock)
  55. {
  56.     struct radeon_device *rdev = crtc->dev->dev_private;
  57.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  58.     uint32_t cur_lock;
  59.  
  60.     if (ASIC_IS_DCE4(rdev)) {
  61.         cur_lock = RREG32(EVERGREEN_CUR_UPDATE + radeon_crtc->crtc_offset);
  62.         if (lock)
  63.             cur_lock |= EVERGREEN_CURSOR_UPDATE_LOCK;
  64.         else
  65.             cur_lock &= ~EVERGREEN_CURSOR_UPDATE_LOCK;
  66.         WREG32(EVERGREEN_CUR_UPDATE + radeon_crtc->crtc_offset, cur_lock);
  67.     } else if (ASIC_IS_AVIVO(rdev)) {
  68.         cur_lock = RREG32(AVIVO_D1CUR_UPDATE + radeon_crtc->crtc_offset);
  69.         if (lock)
  70.             cur_lock |= AVIVO_D1CURSOR_UPDATE_LOCK;
  71.         else
  72.             cur_lock &= ~AVIVO_D1CURSOR_UPDATE_LOCK;
  73.         WREG32(AVIVO_D1CUR_UPDATE + radeon_crtc->crtc_offset, cur_lock);
  74.     } else {
  75.         cur_lock = RREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset);
  76.         if (lock)
  77.             cur_lock |= RADEON_CUR_LOCK;
  78.         else
  79.             cur_lock &= ~RADEON_CUR_LOCK;
  80.         WREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset, cur_lock);
  81.     }
  82. }
  83.  
  84. cursor_t* __stdcall select_cursor_kms(cursor_t *cursor)
  85. {
  86.     struct radeon_device *rdev;
  87.     struct radeon_crtc   *radeon_crtc;
  88.     cursor_t *old;
  89.     uint32_t  gpu_addr;
  90.  
  91.     rdev = (struct radeon_device *)os_display->ddev->dev_private;
  92.     radeon_crtc = to_radeon_crtc(os_display->crtc);
  93.  
  94.     old = os_display->cursor;
  95.  
  96.     os_display->cursor = cursor;
  97.     gpu_addr = radeon_bo_gpu_offset(cursor->cobj);
  98.  
  99.     if (ASIC_IS_DCE4(rdev)) {
  100.         WREG32(EVERGREEN_CUR_SURFACE_ADDRESS_HIGH + radeon_crtc->crtc_offset,
  101.                0);
  102.         WREG32(EVERGREEN_CUR_SURFACE_ADDRESS + radeon_crtc->crtc_offset,
  103.                gpu_addr);
  104.     } else if (ASIC_IS_AVIVO(rdev)) {
  105.         if (rdev->family >= CHIP_RV770)
  106.             WREG32(R700_D1CUR_SURFACE_ADDRESS_HIGH, 0);
  107.         WREG32(AVIVO_D1CUR_SURFACE_ADDRESS + radeon_crtc->crtc_offset, gpu_addr);
  108.     }
  109.     else {
  110.         radeon_crtc->legacy_display_base_addr = gpu_addr - rdev->mc.vram_start;
  111.         /* offset is from DISP(2)_BASE_ADDRESS */
  112.         WREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset, radeon_crtc->legacy_display_base_addr);
  113.     }
  114.  
  115.     return old;
  116. };
  117.  
  118. void __stdcall move_cursor_kms(cursor_t *cursor, int x, int y)
  119. {
  120.     struct radeon_device *rdev;
  121.     rdev = (struct radeon_device *)os_display->ddev->dev_private;
  122.     struct drm_crtc *crtc = os_display->crtc;
  123.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  124.  
  125.     int hot_x = cursor->hot_x;
  126.     int hot_y = cursor->hot_y;
  127.     int w = 32;
  128.  
  129.     radeon_lock_cursor_kms(crtc, true);
  130.  
  131.     if (ASIC_IS_DCE4(rdev)) {
  132.         WREG32(EVERGREEN_CUR_POSITION + radeon_crtc->crtc_offset,
  133.                (x << 16) | y);
  134.         WREG32(EVERGREEN_CUR_HOT_SPOT + radeon_crtc->crtc_offset,
  135.                (hot_x << 16) | hot_y);
  136.         WREG32(EVERGREEN_CUR_SIZE + radeon_crtc->crtc_offset,
  137.                ((w - 1) << 16) | 31);
  138.     } else if (ASIC_IS_AVIVO(rdev)) {
  139.         WREG32(AVIVO_D1CUR_POSITION + radeon_crtc->crtc_offset,
  140.                (x << 16) | y);
  141.         WREG32(AVIVO_D1CUR_HOT_SPOT + radeon_crtc->crtc_offset,
  142.                (hot_x << 16) | hot_y);
  143.         WREG32(AVIVO_D1CUR_SIZE + radeon_crtc->crtc_offset,
  144.                ((w - 1) << 16) | 31);
  145.     } else {
  146.         if (crtc->mode.flags & DRM_MODE_FLAG_DBLSCAN)
  147.             y *= 2;
  148.  
  149.         uint32_t  gpu_addr;
  150.         int       xorg =0, yorg=0;
  151.  
  152.         x = x - hot_x;
  153.         y = y - hot_y;
  154.  
  155.         if( x < 0 )
  156.         {
  157.             xorg = -x + 1;
  158.             x = 0;
  159.         }
  160.  
  161.         if( y < 0 )
  162.         {
  163.             yorg = -hot_y + 1;
  164.             y = 0;
  165.         };
  166.  
  167.         WREG32(RADEON_CUR_HORZ_VERT_OFF,
  168.                (RADEON_CUR_LOCK | (xorg << 16) | yorg ));
  169.         WREG32(RADEON_CUR_HORZ_VERT_POSN,
  170.                (RADEON_CUR_LOCK | (x << 16) | y));
  171.  
  172.         gpu_addr = radeon_bo_gpu_offset(cursor->cobj);
  173.  
  174.         /* offset is from DISP(2)_BASE_ADDRESS */
  175.         WREG32(RADEON_CUR_OFFSET,
  176.          (gpu_addr - rdev->mc.vram_start + (yorg * 256)));
  177.     }
  178.     radeon_lock_cursor_kms(crtc, false);
  179. }
  180.  
  181. static char *manufacturer_name(unsigned char *x)
  182. {
  183.     static char name[4];
  184.  
  185.     name[0] = ((x[0] & 0x7C) >> 2) + '@';
  186.     name[1] = ((x[0] & 0x03) << 3) + ((x[1] & 0xE0) >> 5) + '@';
  187.     name[2] = (x[1] & 0x1F) + '@';
  188.     name[3] = 0;
  189.  
  190.     return name;
  191. }
  192.  
  193. static int set_mode(struct drm_device *dev, struct drm_connector *connector,
  194.                     struct drm_crtc *crtc, videomode_t *reqmode, bool strict)
  195. {
  196.     struct drm_display_mode  *mode = NULL, *tmpmode;
  197.     struct drm_framebuffer  *fb         = NULL;
  198.     struct drm_mode_set     set;
  199.     const char *con_name;
  200.     unsigned hdisplay, vdisplay;
  201.     int ret;
  202.  
  203.     drm_modeset_lock_all(dev);
  204.  
  205.     list_for_each_entry(tmpmode, &connector->modes, head)
  206.     {
  207.         if( (tmpmode->hdisplay == reqmode->width)  &&
  208.             (tmpmode->vdisplay == reqmode->height) &&
  209.             (drm_mode_vrefresh(tmpmode) == reqmode->freq) )
  210.         {
  211.             mode = tmpmode;
  212.             goto do_set;
  213.         }
  214.         };
  215.  
  216.     if( (mode == NULL) && (strict == false) )
  217.     {
  218.         list_for_each_entry(tmpmode, &connector->modes, head)
  219.         {
  220.             if( (tmpmode->hdisplay == reqmode->width)  &&
  221.                 (tmpmode->vdisplay == reqmode->height) )
  222.             {
  223.                 mode = tmpmode;
  224.                 goto do_set;
  225.             }
  226.        };
  227.     };
  228.  
  229.     DRM_ERROR("%s failed\n", __FUNCTION__);
  230.  
  231.     return -1;
  232.  
  233. do_set:
  234.  
  235.     con_name = connector->name;
  236.  
  237.     DRM_DEBUG_KMS("set mode %d %d: crtc %d connector %s\n",
  238.               reqmode->width, reqmode->height, crtc->base.id,
  239.               con_name);
  240.  
  241.     drm_mode_set_crtcinfo(mode, CRTC_INTERLACE_HALVE_V);
  242.  
  243.     hdisplay = mode->hdisplay;
  244.     vdisplay = mode->vdisplay;
  245.  
  246.     fb = main_fb;
  247.  
  248.     fb->width  = reqmode->width;
  249.     fb->height = reqmode->height;
  250.  
  251.     fb->pitches[0] =
  252.     fb->pitches[1] =
  253.     fb->pitches[2] =
  254.     fb->pitches[3] = radeon_align_pitch(dev->dev_private, reqmode->width, 32, false) * ((32 + 1) / 8);
  255.     fb->bits_per_pixel = 32;
  256.     fb->depth = 24;
  257.  
  258.     crtc->enabled = true;
  259.     os_display->crtc = crtc;
  260.  
  261.     set.crtc = crtc;
  262.     set.x = 0;
  263.     set.y = 0;
  264.     set.mode = mode;
  265.     set.connectors = &connector;
  266.     set.num_connectors = 1;
  267.     set.fb = fb;
  268.  
  269.     ret = drm_mode_set_config_internal(&set);
  270.  
  271.     drm_modeset_unlock_all(dev);
  272.  
  273.     select_cursor_kms(os_display->cursor);
  274.     radeon_show_cursor_kms(crtc);
  275.  
  276.     if ( !ret )
  277.     {
  278.         os_display->width    = fb->width;
  279.         os_display->height   = fb->height;
  280.         os_display->vrefresh = drm_mode_vrefresh(mode);
  281.  
  282.         sysSetScreen(fb->width, fb->height, fb->pitches[0]);
  283.  
  284.         DRM_DEBUG_KMS("new mode %d x %d pitch %d\n",
  285.                        fb->width, fb->height, fb->pitches[0]);
  286.     }
  287.     else
  288.         DRM_ERROR("failed to set mode %d_%d on crtc %p\n",
  289.                    fb->width, fb->height, crtc);
  290.  
  291.     return ret;
  292. }
  293.  
  294. static int count_connector_modes(struct drm_connector* connector)
  295. {
  296.     struct drm_display_mode  *mode;
  297.     int count = 0;
  298.  
  299.     list_for_each_entry(mode, &connector->modes, head)
  300.     {
  301.         count++;
  302.     };
  303.     return count;
  304. };
  305.  
  306. static struct drm_crtc *get_possible_crtc(struct drm_device *dev, struct drm_encoder *encoder)
  307. {
  308.     struct drm_crtc *tmp_crtc;
  309.     int crtc_mask = 1;
  310.  
  311.     list_for_each_entry(tmp_crtc, &dev->mode_config.crtc_list, head)
  312.     {
  313.         if (encoder->possible_crtcs & crtc_mask)
  314.         {
  315.             encoder->crtc = tmp_crtc;
  316.             DRM_DEBUG_KMS("use CRTC %p ID %d\n", tmp_crtc, tmp_crtc->base.id);
  317.             return tmp_crtc;
  318.         };
  319.         crtc_mask <<= 1;
  320.     };
  321.     return NULL;
  322. };
  323.  
  324. static int choose_config(struct drm_device *dev, struct drm_connector **boot_connector,
  325.                   struct drm_crtc **boot_crtc)
  326. {
  327.     struct drm_connector_helper_funcs *connector_funcs;
  328.     struct drm_connector *connector;
  329.     struct drm_encoder   *encoder;
  330.     struct drm_crtc      *crtc;
  331.  
  332.     list_for_each_entry(connector, &dev->mode_config.connector_list, head)
  333.     {
  334.         if( connector->status != connector_status_connected)
  335.             continue;
  336.  
  337.         encoder = connector->encoder;
  338.  
  339.         if(encoder == NULL)
  340.         {
  341.             connector_funcs = connector->helper_private;
  342.             encoder = connector_funcs->best_encoder(connector);
  343.  
  344.             if( encoder == NULL)
  345.             {
  346.                 DRM_DEBUG_KMS("CONNECTOR %x ID: %d no active encoders\n",
  347.                         connector, connector->base.id);
  348.                 continue;
  349.             };
  350.         }
  351.  
  352.         crtc = encoder->crtc;
  353.         if(crtc == NULL)
  354.             crtc = get_possible_crtc(dev, encoder);
  355.  
  356.         if(crtc != NULL)
  357.         {
  358.             *boot_connector = connector;
  359.             *boot_crtc = crtc;
  360.             connector->encoder = encoder;
  361.             DRM_DEBUG_KMS("CONNECTOR %p ID:%d status:%d ENCODER %p ID: %d CRTC %p ID:%d\n",
  362.                            connector, connector->base.id, connector->status,
  363.                            encoder, encoder->base.id, crtc, crtc->base.id );
  364.             return 0;
  365.         }
  366.         else
  367.             DRM_DEBUG_KMS("No CRTC for encoder %d\n", encoder->base.id);
  368.  
  369.     };
  370.  
  371.     return -ENOENT;
  372. };
  373.  
  374. static int get_boot_mode(struct drm_connector *connector, videomode_t *usermode)
  375. {
  376.     struct drm_display_mode *mode;
  377.  
  378.     list_for_each_entry(mode, &connector->modes, head)
  379.     {
  380.         DRM_DEBUG_KMS("check mode w:%d h:%d %dHz\n",
  381.                 mode->hdisplay, mode->vdisplay,
  382.                 drm_mode_vrefresh(mode));
  383.  
  384.         if( os_display->width  == mode->hdisplay &&
  385.             os_display->height == mode->vdisplay &&
  386.             drm_mode_vrefresh(mode) == 60)
  387.         {
  388.             usermode->width  = os_display->width;
  389.             usermode->height = os_display->height;
  390.             usermode->freq   = 60;
  391.             return 1;
  392.         }
  393.     }
  394.     return 0;
  395. }
  396.  
  397. int init_display_kms(struct drm_device *dev, videomode_t *usermode)
  398. {
  399.     struct drm_connector_helper_funcs *connector_funcs;
  400.     struct drm_connector    *connector = NULL;
  401.     struct drm_crtc         *crtc = NULL;
  402.     struct drm_framebuffer  *fb;
  403.  
  404.     cursor_t  *cursor;
  405.     u32        ifl;
  406.     int        ret;
  407.  
  408.     mutex_lock(&dev->mode_config.mutex);
  409.  
  410.     ret = choose_config(dev, &connector, &crtc);
  411.     if(ret)
  412.     {
  413.         DRM_DEBUG_KMS("No active connectors!\n");
  414.         mutex_unlock(&dev->mode_config.mutex);
  415.         return -1;
  416.     };
  417.  
  418.     {
  419.         struct drm_display_mode *tmp, *native = NULL;
  420.         struct radeon_device *rdev = dev->dev_private;
  421.  
  422.         list_for_each_entry(tmp, &connector->modes, head) {
  423.             if (tmp->hdisplay > 16384 ||
  424.                 tmp->vdisplay > 16384)
  425.                 continue;
  426.             if (tmp->type & DRM_MODE_TYPE_PREFERRED)
  427.             {
  428.                 native = tmp;
  429.                 break;
  430.             };
  431.         }
  432.  
  433.         if( ASIC_IS_AVIVO(rdev) && native )
  434.         {
  435.             struct radeon_encoder *radeon_encoder = to_radeon_encoder(connector->encoder);
  436.             radeon_encoder->rmx_type = RMX_FULL;
  437.             radeon_encoder->native_mode = *native;
  438.         };
  439.     }
  440.  
  441. #if 0
  442.     mutex_lock(&dev->object_name_lock);
  443.     idr_preload(GFP_KERNEL);
  444.  
  445.     if (!main_fb_obj->name) {
  446.         ret = idr_alloc(&dev->object_name_idr, &main_fb_obj, 1, 0, GFP_NOWAIT);
  447.  
  448.         main_fb_obj->name = ret;
  449.  
  450.         /* Allocate a reference for the name table.  */
  451.         drm_gem_object_reference(main_fb_obj);
  452.  
  453.         DRM_DEBUG_KMS("%s allocate fb name %d\n", __FUNCTION__, main_fb_obj->name );
  454.     }
  455.  
  456.     idr_preload_end();
  457.     mutex_unlock(&dev->object_name_lock);
  458.     drm_gem_object_unreference(main_fb_obj);
  459. #endif
  460.  
  461.     os_display = GetDisplay();
  462.     os_display->ddev = dev;
  463.     os_display->connector = connector;
  464.     os_display->crtc = crtc;
  465.  
  466.     os_display->supported_modes = count_connector_modes(connector);
  467.  
  468.     ifl = safe_cli();
  469.     {
  470.         list_for_each_entry(cursor, &os_display->cursors, list)
  471.         {
  472.             init_cursor(cursor);
  473.         };
  474.  
  475.         os_display->restore_cursor(0,0);
  476.         os_display->init_cursor    = init_cursor;
  477.         os_display->select_cursor  = select_cursor_kms;
  478.         os_display->show_cursor    = NULL;
  479.         os_display->move_cursor    = move_cursor_kms;
  480.         os_display->restore_cursor = restore_cursor;
  481.         os_display->disable_mouse  = disable_mouse;
  482.         select_cursor_kms(os_display->cursor);
  483.     };
  484.     safe_sti(ifl);
  485.  
  486.  
  487. //    dbgprintf("current mode %d x %d x %d\n",
  488. //              os_display->width, os_display->height, os_display->vrefresh);
  489. //    dbgprintf("user mode mode %d x %d x %d\n",
  490. //              usermode->width, usermode->height, usermode->freq);
  491.  
  492.     if( (usermode->width == 0) ||
  493.         (usermode->height == 0))
  494.     {
  495.         if( !get_boot_mode(connector, usermode))
  496.         {
  497.             struct drm_display_mode *mode;
  498.  
  499.             mode = list_entry(connector->modes.next, typeof(*mode), head);
  500.             usermode->width  = mode->hdisplay;
  501.             usermode->height = mode->vdisplay;
  502.             usermode->freq   = drm_mode_vrefresh(mode);
  503.         };
  504.     };
  505.  
  506.     mutex_unlock(&dev->mode_config.mutex);
  507.  
  508.     set_mode(dev, os_display->connector, os_display->crtc, usermode, false);
  509.  
  510.     radeon_show_cursor_kms(os_display->crtc);
  511.  
  512.     return 0;
  513. };
  514.  
  515.  
  516. int get_videomodes(videomode_t *mode, int *count)
  517. {
  518.     int err = -1;
  519.  
  520.     if( *count == 0 )
  521.     {
  522.         *count = os_display->supported_modes;
  523.         err = 0;
  524.     }
  525.     else if( mode != NULL )
  526.     {
  527.         struct drm_display_mode  *drmmode;
  528.         int i = 0;
  529.  
  530.         if( *count > os_display->supported_modes)
  531.             *count = os_display->supported_modes;
  532.  
  533.         list_for_each_entry(drmmode, &os_display->connector->modes, head)
  534.         {
  535.             if( i < *count)
  536.             {
  537.                 mode->width  = drmmode->hdisplay;
  538.                 mode->height = drmmode->vdisplay;
  539.                 mode->bpp    = 32;
  540.                 mode->freq   = drm_mode_vrefresh(drmmode);
  541.                 i++;
  542.                 mode++;
  543.             }
  544.             else break;
  545.         };
  546.         *count = i;
  547.         err = 0;
  548.     };
  549.     return err;
  550. };
  551.  
  552. int set_user_mode(videomode_t *mode)
  553. {
  554.     int err = -1;
  555.  
  556.     if( (mode->width  != 0)  &&
  557.         (mode->height != 0)  &&
  558.         (mode->freq   != 0 ) &&
  559.         ( (mode->width   != os_display->width)  ||
  560.           (mode->height  != os_display->height) ||
  561.           (mode->freq    != os_display->vrefresh) ) )
  562.     {
  563.         return set_mode(os_display->ddev, os_display->connector, os_display->crtc, mode, true);
  564.     };
  565.  
  566.     return -1;
  567. };
  568.  
  569.  
  570.  
  571.  
  572.  
  573. #if 0
  574. typedef struct
  575. {
  576.     int left;
  577.     int top;
  578.     int right;
  579.     int bottom;
  580. }rect_t;
  581.  
  582. extern struct hmm bm_mm;
  583. struct drm_device *main_device;
  584.  
  585. void  FASTCALL GetWindowRect(rect_t *rc)__asm__("GetWindowRect");
  586.  
  587. #define CURRENT_TASK             (0x80003000)
  588.  
  589. static u32_t get_display_map()
  590. {
  591.     u32_t   addr;
  592.  
  593.     addr = (u32_t)os_display;
  594.     addr+= sizeof(display_t);            /*  shoot me  */
  595.     return *(u32_t*)addr;
  596. }
  597.  
  598. #include "clip.inc"
  599. #include "r100d.h"
  600.  
  601. # define PACKET3_BITBLT                 0x92
  602. # define PACKET3_TRANS_BITBLT           0x9C
  603. # define R5XX_SRC_CMP_EQ_COLOR      (4 <<  0)
  604. # define R5XX_SRC_CMP_NEQ_COLOR     (5 <<  0)
  605. # define R5XX_CLR_CMP_SRC_SOURCE    (1 << 24)
  606.  
  607. int srv_blit_bitmap(u32 hbitmap, int  dst_x, int dst_y,
  608.                int src_x, int src_y, u32 w, u32 h)
  609. {
  610.     struct context *context;
  611.  
  612.     bitmap_t  *bitmap;
  613.     rect_t     winrc;
  614.     clip_t     dst_clip;
  615.     clip_t     src_clip;
  616.     u32_t      width;
  617.     u32_t      height;
  618.  
  619.     u32_t      br13, cmd, slot_mask, *b;
  620.     u32_t      offset;
  621.     u8         slot;
  622.     int        n=0;
  623.     int        ret;
  624.  
  625.     if(unlikely(hbitmap==0))
  626.         return -1;
  627.  
  628.     bitmap = (bitmap_t*)hmm_get_data(&bm_mm, hbitmap);
  629.  
  630.     if(unlikely(bitmap==NULL))
  631.         return -1;
  632.  
  633.     context = get_context(main_drm_device);
  634.     if(unlikely(context == NULL))
  635.         return -1;
  636.  
  637.     GetWindowRect(&winrc);
  638.     {
  639.         static warn_count;
  640.  
  641.         if(warn_count < 1)
  642.         {
  643.             printf("left %d top %d right %d bottom %d\n",
  644.                     winrc.left, winrc.top, winrc.right, winrc.bottom);
  645.             printf("bitmap width %d height %d\n", w, h);
  646.             warn_count++;
  647.         };
  648.     };
  649.  
  650.  
  651.     dst_clip.xmin   = 0;
  652.     dst_clip.ymin   = 0;
  653.     dst_clip.xmax   = winrc.right-winrc.left;
  654.     dst_clip.ymax   = winrc.bottom -winrc.top;
  655.  
  656.     src_clip.xmin   = 0;
  657.     src_clip.ymin   = 0;
  658.     src_clip.xmax   = bitmap->width  - 1;
  659.     src_clip.ymax   = bitmap->height - 1;
  660.  
  661.     width  = w;
  662.     height = h;
  663.  
  664.     if( blit_clip(&dst_clip, &dst_x, &dst_y,
  665.                   &src_clip, &src_x, &src_y,
  666.                   &width, &height) )
  667.         return 0;
  668.  
  669.     dst_x+= winrc.left;
  670.     dst_y+= winrc.top;
  671.  
  672.     slot = *((u8*)CURRENT_TASK);
  673.  
  674.     slot_mask = (u32_t)slot<<24;
  675.  
  676.     {
  677. #if 0
  678. #else
  679.         u8* src_offset;
  680.         u8* dst_offset;
  681.         u32 color;
  682.  
  683.         u32 ifl;
  684.  
  685.         src_offset = (u8*)(src_y*bitmap->pitch + src_x*4);
  686.         src_offset += (u32)bitmap->uaddr;
  687.  
  688.         dst_offset = (u8*)(dst_y*os_display->width + dst_x);
  689.         dst_offset+= get_display_map();
  690.  
  691.         u32_t tmp_h = height;
  692.  
  693.       ifl = safe_cli();
  694.         while( tmp_h--)
  695.         {
  696.             u32 tmp_w = width;
  697.  
  698.             u32* tmp_src = src_offset;
  699.             u8*  tmp_dst = dst_offset;
  700.  
  701.             src_offset+= bitmap->pitch;
  702.             dst_offset+= os_display->width;
  703.  
  704.             while( tmp_w--)
  705.             {
  706.                 color = *tmp_src;
  707.  
  708.                 if(*tmp_dst == slot)
  709.                     color |= 0xFF000000;
  710.                 else
  711.                     color = 0x00;
  712.  
  713.                 *tmp_src = color;
  714.                 tmp_src++;
  715.                 tmp_dst++;
  716.             };
  717.         };
  718.       safe_sti(ifl);
  719. #endif
  720.     }
  721.  
  722.     {
  723.         static warn_count;
  724.  
  725.         if(warn_count < 1)
  726.         {
  727.             printf("blit width %d height %d\n",
  728.                     width, height);
  729.             warn_count++;
  730.         };
  731.     };
  732.  
  733.  
  734. //    if((context->cmd_buffer & 0xFC0)==0xFC0)
  735. //        context->cmd_buffer&= 0xFFFFF000;
  736.  
  737. //    b = (u32_t*)ALIGN(context->cmd_buffer,64);
  738.  
  739. //    offset = context->cmd_offset + ((u32_t)b & 0xFFF);
  740.  
  741.  
  742. //    context->cmd_buffer+= n*4;
  743.  
  744.     struct radeon_device *rdev = main_drm_device->dev_private;
  745.     struct radeon_ib *ib = &context->ib;
  746.  
  747.     ib->ptr[0] = PACKET0(0x15cc, 0);
  748.     ib->ptr[1] = 0xFFFFFFFF;
  749.     ib->ptr[2] = PACKET3(PACKET3_TRANS_BITBLT, 11);
  750.     ib->ptr[3] =  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
  751.                   RADEON_GMC_DST_PITCH_OFFSET_CNTL |
  752.                   RADEON_GMC_SRC_CLIPPING |
  753.                   RADEON_GMC_DST_CLIPPING |
  754.                   RADEON_GMC_BRUSH_NONE |
  755.                   (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
  756.                   RADEON_GMC_SRC_DATATYPE_COLOR |
  757.                   RADEON_ROP3_S |
  758.                   RADEON_DP_SRC_SOURCE_MEMORY |
  759.                   RADEON_GMC_WR_MSK_DIS;
  760.  
  761.     ib->ptr[4] = ((bitmap->pitch/64) << 22) | (bitmap->gaddr >> 10);
  762.     ib->ptr[5] = ((os_display->pitch/64) << 22) | (rdev->mc.vram_start >> 10);
  763.     ib->ptr[6] = (0x1fff) | (0x1fff << 16);
  764.     ib->ptr[7] = 0;
  765.     ib->ptr[8] = (0x1fff) | (0x1fff << 16);
  766.  
  767.     ib->ptr[9] = R5XX_CLR_CMP_SRC_SOURCE | R5XX_SRC_CMP_EQ_COLOR;
  768.     ib->ptr[10] = 0x00000000;
  769.     ib->ptr[11] = 0xFFFFFFFF;
  770.  
  771.     ib->ptr[12] = (src_x << 16) | src_y;
  772.     ib->ptr[13] = (dst_x << 16) | dst_y;
  773.     ib->ptr[14] = (width << 16) | height;
  774.  
  775.     ib->ptr[15] = PACKET2(0);
  776.  
  777.     ib->length_dw = 16;
  778.  
  779.     ret = radeon_ib_schedule(rdev, ib, NULL);
  780.     if (ret) {
  781.         DRM_ERROR("radeon: failed to schedule ib (%d).\n", ret);
  782.         goto fail;
  783.     }
  784.  
  785.     ret = radeon_fence_wait(ib->fence, false);
  786.     if (ret) {
  787.         DRM_ERROR("radeon: fence wait failed (%d).\n", ret);
  788.         goto fail;
  789.     }
  790.  
  791.     radeon_fence_unref(&ib->fence);
  792.  
  793. fail:
  794.     return ret;
  795. };
  796.  
  797. #endif
  798.