Subversion Repositories Kolibri OS

Rev

Rev 5271 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1.  
  2. #include <drm/drmP.h>
  3. #include <drm/radeon_drm.h>
  4. #include "radeon.h"
  5. #include "radeon_object.h"
  6. #include "drm_fb_helper.h"
  7. #include "hmm.h"
  8. #include "bitmap.h"
  9. #include <display.h>
  10.  
  11. extern struct drm_framebuffer *main_fb;
  12. extern struct drm_gem_object  *main_fb_obj;
  13.  
  14. display_t *os_display;
  15.  
  16. static cursor_t*  __stdcall select_cursor_kms(cursor_t *cursor);
  17. static void       __stdcall move_cursor_kms(cursor_t *cursor, int x, int y);
  18.  
  19. int radeon_align_pitch(struct radeon_device *rdev, int width, int bpp, bool tiled);
  20.  
  21. void disable_mouse(void);
  22.  
  23. static void radeon_show_cursor_kms(struct drm_crtc *crtc)
  24. {
  25.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  26.     struct radeon_device *rdev = crtc->dev->dev_private;
  27.  
  28.     if (ASIC_IS_DCE4(rdev)) {
  29.         WREG32(RADEON_MM_INDEX, EVERGREEN_CUR_CONTROL + radeon_crtc->crtc_offset);
  30.         WREG32(RADEON_MM_DATA, EVERGREEN_CURSOR_EN |
  31.                EVERGREEN_CURSOR_MODE(EVERGREEN_CURSOR_24_8_PRE_MULT));
  32.     } else if (ASIC_IS_AVIVO(rdev)) {
  33.         WREG32(RADEON_MM_INDEX, AVIVO_D1CUR_CONTROL + radeon_crtc->crtc_offset);
  34.         WREG32(RADEON_MM_DATA, AVIVO_D1CURSOR_EN |
  35.                  (AVIVO_D1CURSOR_MODE_24BPP << AVIVO_D1CURSOR_MODE_SHIFT));
  36.     } else {
  37.         switch (radeon_crtc->crtc_id) {
  38.         case 0:
  39.             WREG32(RADEON_MM_INDEX, RADEON_CRTC_GEN_CNTL);
  40.             break;
  41.         case 1:
  42.             WREG32(RADEON_MM_INDEX, RADEON_CRTC2_GEN_CNTL);
  43.             break;
  44.         default:
  45.             return;
  46.         }
  47.  
  48.         WREG32_P(RADEON_MM_DATA, (RADEON_CRTC_CUR_EN |
  49.                       (RADEON_CRTC_CUR_MODE_24BPP << RADEON_CRTC_CUR_MODE_SHIFT)),
  50.              ~(RADEON_CRTC_CUR_EN | RADEON_CRTC_CUR_MODE_MASK));
  51.     }
  52. }
  53.  
  54. static void radeon_lock_cursor_kms(struct drm_crtc *crtc, bool lock)
  55. {
  56.     struct radeon_device *rdev = crtc->dev->dev_private;
  57.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  58.     uint32_t cur_lock;
  59.  
  60.     if (ASIC_IS_DCE4(rdev)) {
  61.         cur_lock = RREG32(EVERGREEN_CUR_UPDATE + radeon_crtc->crtc_offset);
  62.         if (lock)
  63.             cur_lock |= EVERGREEN_CURSOR_UPDATE_LOCK;
  64.         else
  65.             cur_lock &= ~EVERGREEN_CURSOR_UPDATE_LOCK;
  66.         WREG32(EVERGREEN_CUR_UPDATE + radeon_crtc->crtc_offset, cur_lock);
  67.     } else if (ASIC_IS_AVIVO(rdev)) {
  68.         cur_lock = RREG32(AVIVO_D1CUR_UPDATE + radeon_crtc->crtc_offset);
  69.         if (lock)
  70.             cur_lock |= AVIVO_D1CURSOR_UPDATE_LOCK;
  71.         else
  72.             cur_lock &= ~AVIVO_D1CURSOR_UPDATE_LOCK;
  73.         WREG32(AVIVO_D1CUR_UPDATE + radeon_crtc->crtc_offset, cur_lock);
  74.     } else {
  75.         cur_lock = RREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset);
  76.         if (lock)
  77.             cur_lock |= RADEON_CUR_LOCK;
  78.         else
  79.             cur_lock &= ~RADEON_CUR_LOCK;
  80.         WREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset, cur_lock);
  81.     }
  82. }
  83.  
  84. cursor_t* __stdcall select_cursor_kms(cursor_t *cursor)
  85. {
  86.     struct radeon_device *rdev;
  87.     struct radeon_crtc   *radeon_crtc;
  88.     cursor_t *old;
  89.     uint32_t  gpu_addr;
  90.  
  91.     rdev = (struct radeon_device *)os_display->ddev->dev_private;
  92.     radeon_crtc = to_radeon_crtc(os_display->crtc);
  93.  
  94.     old = os_display->cursor;
  95.  
  96.     os_display->cursor = cursor;
  97.     gpu_addr = radeon_bo_gpu_offset(cursor->cobj);
  98.  
  99.     if (ASIC_IS_DCE4(rdev)) {
  100.         WREG32(EVERGREEN_CUR_SURFACE_ADDRESS_HIGH + radeon_crtc->crtc_offset,
  101.                0);
  102.         WREG32(EVERGREEN_CUR_SURFACE_ADDRESS + radeon_crtc->crtc_offset,
  103.                gpu_addr);
  104.     } else if (ASIC_IS_AVIVO(rdev)) {
  105.         if (rdev->family >= CHIP_RV770)
  106.             WREG32(R700_D1CUR_SURFACE_ADDRESS_HIGH, 0);
  107.         WREG32(AVIVO_D1CUR_SURFACE_ADDRESS + radeon_crtc->crtc_offset, gpu_addr);
  108.     }
  109.     else {
  110.         radeon_crtc->legacy_cursor_offset = gpu_addr - rdev->mc.vram_start;
  111.         /* offset is from DISP(2)_BASE_ADDRESS */
  112.         WREG32(RADEON_CUR_OFFSET + radeon_crtc->crtc_offset, radeon_crtc->legacy_cursor_offset);
  113.     }
  114.  
  115.     return old;
  116. };
  117.  
  118. void __stdcall move_cursor_kms(cursor_t *cursor, int x, int y)
  119. {
  120.     struct radeon_device *rdev;
  121.     rdev = (struct radeon_device *)os_display->ddev->dev_private;
  122.     struct drm_crtc *crtc = os_display->crtc;
  123.     struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
  124.  
  125.     int hot_x = cursor->hot_x;
  126.     int hot_y = cursor->hot_y;
  127.     int w = 32;
  128.  
  129.     radeon_lock_cursor_kms(crtc, true);
  130.  
  131.     if (ASIC_IS_DCE4(rdev)) {
  132.         WREG32(EVERGREEN_CUR_POSITION + radeon_crtc->crtc_offset,
  133.                (x << 16) | y);
  134.         WREG32(EVERGREEN_CUR_HOT_SPOT + radeon_crtc->crtc_offset,
  135.                (hot_x << 16) | hot_y);
  136.         WREG32(EVERGREEN_CUR_SIZE + radeon_crtc->crtc_offset,
  137.                ((w - 1) << 16) | 31);
  138.     } else if (ASIC_IS_AVIVO(rdev)) {
  139.         WREG32(AVIVO_D1CUR_POSITION + radeon_crtc->crtc_offset,
  140.                (x << 16) | y);
  141.         WREG32(AVIVO_D1CUR_HOT_SPOT + radeon_crtc->crtc_offset,
  142.                (hot_x << 16) | hot_y);
  143.         WREG32(AVIVO_D1CUR_SIZE + radeon_crtc->crtc_offset,
  144.                ((w - 1) << 16) | 31);
  145.     } else {
  146.         if (crtc->mode.flags & DRM_MODE_FLAG_DBLSCAN)
  147.             y *= 2;
  148.  
  149.         uint32_t  gpu_addr;
  150.         int       xorg =0, yorg=0;
  151.  
  152.         x = x - hot_x;
  153.         y = y - hot_y;
  154.  
  155.         if( x < 0 )
  156.         {
  157.             xorg = -x + 1;
  158.             x = 0;
  159.         }
  160.  
  161.         if( y < 0 )
  162.         {
  163.             yorg = -hot_y + 1;
  164.             y = 0;
  165.         };
  166.  
  167.         WREG32(RADEON_CUR_HORZ_VERT_OFF,
  168.                (RADEON_CUR_LOCK | (xorg << 16) | yorg ));
  169.         WREG32(RADEON_CUR_HORZ_VERT_POSN,
  170.                (RADEON_CUR_LOCK | (x << 16) | y));
  171.  
  172.         gpu_addr = radeon_bo_gpu_offset(cursor->cobj);
  173.  
  174.         /* offset is from DISP(2)_BASE_ADDRESS */
  175.         WREG32(RADEON_CUR_OFFSET,
  176.          (gpu_addr - rdev->mc.vram_start + (yorg * 256)));
  177.     }
  178.     radeon_lock_cursor_kms(crtc, false);
  179. }
  180.  
  181. static char *manufacturer_name(unsigned char *x)
  182. {
  183.     static char name[4];
  184.  
  185.     name[0] = ((x[0] & 0x7C) >> 2) + '@';
  186.     name[1] = ((x[0] & 0x03) << 3) + ((x[1] & 0xE0) >> 5) + '@';
  187.     name[2] = (x[1] & 0x1F) + '@';
  188.     name[3] = 0;
  189.  
  190.     return name;
  191. }
  192.  
  193. static int set_mode(struct drm_device *dev, struct drm_connector *connector,
  194.                     struct drm_crtc *crtc, videomode_t *reqmode, bool strict)
  195. {
  196.     struct drm_display_mode  *mode = NULL, *tmpmode;
  197.     struct drm_framebuffer  *fb         = NULL;
  198.     struct drm_mode_set     set;
  199.     const char *con_name;
  200.     unsigned hdisplay, vdisplay;
  201.     int ret;
  202.  
  203.     drm_modeset_lock_all(dev);
  204.  
  205.     list_for_each_entry(tmpmode, &connector->modes, head)
  206.     {
  207.         if( (tmpmode->hdisplay == reqmode->width)  &&
  208.             (tmpmode->vdisplay == reqmode->height) &&
  209.             (drm_mode_vrefresh(tmpmode) == reqmode->freq) )
  210.         {
  211.             mode = tmpmode;
  212.             goto do_set;
  213.         }
  214.         };
  215.  
  216.     if( (mode == NULL) && (strict == false) )
  217.     {
  218.         list_for_each_entry(tmpmode, &connector->modes, head)
  219.         {
  220.             if( (tmpmode->hdisplay == reqmode->width)  &&
  221.                 (tmpmode->vdisplay == reqmode->height) )
  222.             {
  223.                 mode = tmpmode;
  224.                 goto do_set;
  225.             }
  226.        };
  227.     };
  228.  
  229.     DRM_ERROR("%s failed\n", __FUNCTION__);
  230.  
  231.     return -1;
  232.  
  233. do_set:
  234.  
  235.     con_name = connector->name;
  236.  
  237.     DRM_DEBUG_KMS("set mode %d %d: crtc %d connector %s\n",
  238.               reqmode->width, reqmode->height, crtc->base.id,
  239.               con_name);
  240.  
  241.     drm_mode_set_crtcinfo(mode, CRTC_INTERLACE_HALVE_V);
  242.  
  243.     hdisplay = mode->hdisplay;
  244.     vdisplay = mode->vdisplay;
  245.  
  246.     if (crtc->invert_dimensions)
  247.         swap(hdisplay, vdisplay);
  248.  
  249.     fb = main_fb;
  250.  
  251.     fb->width  = reqmode->width;
  252.     fb->height = reqmode->height;
  253.  
  254.     fb->pitches[0] =
  255.     fb->pitches[1] =
  256.     fb->pitches[2] =
  257.     fb->pitches[3] = radeon_align_pitch(dev->dev_private, reqmode->width, 32, false) * ((32 + 1) / 8);
  258.     fb->bits_per_pixel = 32;
  259.     fb->depth = 24;
  260.  
  261.     crtc->enabled = true;
  262.     os_display->crtc = crtc;
  263.  
  264.     set.crtc = crtc;
  265.     set.x = 0;
  266.     set.y = 0;
  267.     set.mode = mode;
  268.     set.connectors = &connector;
  269.     set.num_connectors = 1;
  270.     set.fb = fb;
  271.  
  272.     ret = drm_mode_set_config_internal(&set);
  273.  
  274.     drm_modeset_unlock_all(dev);
  275.  
  276.     select_cursor_kms(os_display->cursor);
  277.     radeon_show_cursor_kms(crtc);
  278.  
  279.     if ( !ret )
  280.     {
  281.         os_display->width    = fb->width;
  282.         os_display->height   = fb->height;
  283.         os_display->vrefresh = drm_mode_vrefresh(mode);
  284.  
  285.         sysSetScreen(fb->width, fb->height, fb->pitches[0]);
  286.  
  287.         DRM_DEBUG_KMS("new mode %d x %d pitch %d\n",
  288.                        fb->width, fb->height, fb->pitches[0]);
  289.     }
  290.     else
  291.         DRM_ERROR("failed to set mode %d_%d on crtc %p\n",
  292.                    fb->width, fb->height, crtc);
  293.  
  294.     return ret;
  295. }
  296.  
  297. static int count_connector_modes(struct drm_connector* connector)
  298. {
  299.     struct drm_display_mode  *mode;
  300.     int count = 0;
  301.  
  302.     list_for_each_entry(mode, &connector->modes, head)
  303.     {
  304.         count++;
  305.     };
  306.     return count;
  307. };
  308.  
  309. static struct drm_crtc *get_possible_crtc(struct drm_device *dev, struct drm_encoder *encoder)
  310. {
  311.     struct drm_crtc *tmp_crtc;
  312.     int crtc_mask = 1;
  313.  
  314.     list_for_each_entry(tmp_crtc, &dev->mode_config.crtc_list, head)
  315.     {
  316.         if (encoder->possible_crtcs & crtc_mask)
  317.         {
  318.             encoder->crtc = tmp_crtc;
  319.             DRM_DEBUG_KMS("use CRTC %p ID %d\n", tmp_crtc, tmp_crtc->base.id);
  320.             return tmp_crtc;
  321.         };
  322.         crtc_mask <<= 1;
  323.     };
  324.     return NULL;
  325. };
  326.  
  327. static int choose_config(struct drm_device *dev, struct drm_connector **boot_connector,
  328.                   struct drm_crtc **boot_crtc)
  329. {
  330.     struct drm_connector_helper_funcs *connector_funcs;
  331.     struct drm_connector *connector;
  332.     struct drm_encoder   *encoder;
  333.     struct drm_crtc      *crtc;
  334.  
  335.     list_for_each_entry(connector, &dev->mode_config.connector_list, head)
  336.     {
  337.         if( connector->status != connector_status_connected)
  338.             continue;
  339.  
  340.         encoder = connector->encoder;
  341.  
  342.         if(encoder == NULL)
  343.         {
  344.             connector_funcs = connector->helper_private;
  345.             encoder = connector_funcs->best_encoder(connector);
  346.  
  347.             if( encoder == NULL)
  348.             {
  349.                 DRM_DEBUG_KMS("CONNECTOR %x ID: %d no active encoders\n",
  350.                         connector, connector->base.id);
  351.                 continue;
  352.             };
  353.         }
  354.  
  355.         crtc = encoder->crtc;
  356.         if(crtc == NULL)
  357.             crtc = get_possible_crtc(dev, encoder);
  358.  
  359.         if(crtc != NULL)
  360.         {
  361.             *boot_connector = connector;
  362.             *boot_crtc = crtc;
  363.             connector->encoder = encoder;
  364.             DRM_DEBUG_KMS("CONNECTOR %p ID:%d status:%d ENCODER %p ID: %d CRTC %p ID:%d\n",
  365.                            connector, connector->base.id, connector->status,
  366.                            encoder, encoder->base.id, crtc, crtc->base.id );
  367.             return 0;
  368.         }
  369.         else
  370.             DRM_DEBUG_KMS("No CRTC for encoder %d\n", encoder->base.id);
  371.  
  372.     };
  373.  
  374.     return -ENOENT;
  375. };
  376.  
  377. static int get_boot_mode(struct drm_connector *connector, videomode_t *usermode)
  378. {
  379.     struct drm_display_mode *mode;
  380.  
  381.     list_for_each_entry(mode, &connector->modes, head)
  382.     {
  383.         DRM_DEBUG_KMS("check mode w:%d h:%d %dHz\n",
  384.                 mode->hdisplay, mode->vdisplay,
  385.                 drm_mode_vrefresh(mode));
  386.  
  387.         if( os_display->width  == mode->hdisplay &&
  388.             os_display->height == mode->vdisplay &&
  389.             drm_mode_vrefresh(mode) == 60)
  390.         {
  391.             usermode->width  = os_display->width;
  392.             usermode->height = os_display->height;
  393.             usermode->freq   = 60;
  394.             return 1;
  395.         }
  396.     }
  397.     return 0;
  398. }
  399.  
  400. int init_display_kms(struct drm_device *dev, videomode_t *usermode)
  401. {
  402.     struct drm_connector_helper_funcs *connector_funcs;
  403.     struct drm_connector    *connector = NULL;
  404.     struct drm_crtc         *crtc = NULL;
  405.     struct drm_framebuffer  *fb;
  406.  
  407.     cursor_t  *cursor;
  408.     u32        ifl;
  409.     int        ret;
  410.  
  411.     mutex_lock(&dev->mode_config.mutex);
  412.  
  413.     ret = choose_config(dev, &connector, &crtc);
  414.     if(ret)
  415.     {
  416.         DRM_DEBUG_KMS("No active connectors!\n");
  417.         mutex_unlock(&dev->mode_config.mutex);
  418.         return -1;
  419.     };
  420.  
  421.     {
  422.         struct drm_display_mode *tmp, *native = NULL;
  423.         struct radeon_device *rdev = dev->dev_private;
  424.  
  425.         list_for_each_entry(tmp, &connector->modes, head) {
  426.             if (tmp->hdisplay > 16384 ||
  427.                 tmp->vdisplay > 16384)
  428.                 continue;
  429.             if (tmp->type & DRM_MODE_TYPE_PREFERRED)
  430.             {
  431.                 native = tmp;
  432.                 break;
  433.             };
  434.         }
  435.  
  436.         if( ASIC_IS_AVIVO(rdev) && native )
  437.         {
  438.             struct radeon_encoder *radeon_encoder = to_radeon_encoder(connector->encoder);
  439.             radeon_encoder->rmx_type = RMX_FULL;
  440.             radeon_encoder->native_mode = *native;
  441.         };
  442.     }
  443.  
  444. #if 0
  445.     mutex_lock(&dev->object_name_lock);
  446.     idr_preload(GFP_KERNEL);
  447.  
  448.     if (!main_fb_obj->name) {
  449.         ret = idr_alloc(&dev->object_name_idr, &main_fb_obj, 1, 0, GFP_NOWAIT);
  450.  
  451.         main_fb_obj->name = ret;
  452.  
  453.         /* Allocate a reference for the name table.  */
  454.         drm_gem_object_reference(main_fb_obj);
  455.  
  456.         DRM_DEBUG_KMS("%s allocate fb name %d\n", __FUNCTION__, main_fb_obj->name );
  457.     }
  458.  
  459.     idr_preload_end();
  460.     mutex_unlock(&dev->object_name_lock);
  461.     drm_gem_object_unreference(main_fb_obj);
  462. #endif
  463.  
  464.     os_display = GetDisplay();
  465.     os_display->ddev = dev;
  466.     os_display->connector = connector;
  467.     os_display->crtc = crtc;
  468.  
  469.     os_display->supported_modes = count_connector_modes(connector);
  470.  
  471.     ifl = safe_cli();
  472.     {
  473.         list_for_each_entry(cursor, &os_display->cursors, list)
  474.         {
  475.             init_cursor(cursor);
  476.         };
  477.  
  478.         os_display->restore_cursor(0,0);
  479.         os_display->init_cursor    = init_cursor;
  480.         os_display->select_cursor  = select_cursor_kms;
  481.         os_display->show_cursor    = NULL;
  482.         os_display->move_cursor    = move_cursor_kms;
  483.         os_display->restore_cursor = restore_cursor;
  484.         os_display->disable_mouse  = disable_mouse;
  485.         select_cursor_kms(os_display->cursor);
  486.     };
  487.     safe_sti(ifl);
  488.  
  489.  
  490. //    dbgprintf("current mode %d x %d x %d\n",
  491. //              os_display->width, os_display->height, os_display->vrefresh);
  492. //    dbgprintf("user mode mode %d x %d x %d\n",
  493. //              usermode->width, usermode->height, usermode->freq);
  494.  
  495.     if( (usermode->width == 0) ||
  496.         (usermode->height == 0))
  497.     {
  498.         if( !get_boot_mode(connector, usermode))
  499.         {
  500.             struct drm_display_mode *mode;
  501.  
  502.             mode = list_entry(connector->modes.next, typeof(*mode), head);
  503.             usermode->width  = mode->hdisplay;
  504.             usermode->height = mode->vdisplay;
  505.             usermode->freq   = drm_mode_vrefresh(mode);
  506.         };
  507.     };
  508.  
  509.     mutex_unlock(&dev->mode_config.mutex);
  510.  
  511.     set_mode(dev, os_display->connector, os_display->crtc, usermode, false);
  512.  
  513.     radeon_show_cursor_kms(os_display->crtc);
  514.  
  515.     return 0;
  516. };
  517.  
  518.  
  519. int get_videomodes(videomode_t *mode, int *count)
  520. {
  521.     int err = -1;
  522.  
  523.     if( *count == 0 )
  524.     {
  525.         *count = os_display->supported_modes;
  526.         err = 0;
  527.     }
  528.     else if( mode != NULL )
  529.     {
  530.         struct drm_display_mode  *drmmode;
  531.         int i = 0;
  532.  
  533.         if( *count > os_display->supported_modes)
  534.             *count = os_display->supported_modes;
  535.  
  536.         list_for_each_entry(drmmode, &os_display->connector->modes, head)
  537.         {
  538.             if( i < *count)
  539.             {
  540.                 mode->width  = drmmode->hdisplay;
  541.                 mode->height = drmmode->vdisplay;
  542.                 mode->bpp    = 32;
  543.                 mode->freq   = drm_mode_vrefresh(drmmode);
  544.                 i++;
  545.                 mode++;
  546.             }
  547.             else break;
  548.         };
  549.         *count = i;
  550.         err = 0;
  551.     };
  552.     return err;
  553. };
  554.  
  555. int set_user_mode(videomode_t *mode)
  556. {
  557.     int err = -1;
  558.  
  559.     if( (mode->width  != 0)  &&
  560.         (mode->height != 0)  &&
  561.         (mode->freq   != 0 ) &&
  562.         ( (mode->width   != os_display->width)  ||
  563.           (mode->height  != os_display->height) ||
  564.           (mode->freq    != os_display->vrefresh) ) )
  565.     {
  566.         return set_mode(os_display->ddev, os_display->connector, os_display->crtc, mode, true);
  567.     };
  568.  
  569.     return -1;
  570. };
  571.  
  572.  
  573.  
  574.  
  575.  
  576. #if 0
  577. typedef struct
  578. {
  579.     int left;
  580.     int top;
  581.     int right;
  582.     int bottom;
  583. }rect_t;
  584.  
  585. extern struct hmm bm_mm;
  586. struct drm_device *main_device;
  587.  
  588. void  FASTCALL GetWindowRect(rect_t *rc)__asm__("GetWindowRect");
  589.  
  590. #define CURRENT_TASK             (0x80003000)
  591.  
  592. static u32_t get_display_map()
  593. {
  594.     u32_t   addr;
  595.  
  596.     addr = (u32_t)os_display;
  597.     addr+= sizeof(display_t);            /*  shoot me  */
  598.     return *(u32_t*)addr;
  599. }
  600.  
  601. #include "clip.inc"
  602. #include "r100d.h"
  603.  
  604. # define PACKET3_BITBLT                 0x92
  605. # define PACKET3_TRANS_BITBLT           0x9C
  606. # define R5XX_SRC_CMP_EQ_COLOR      (4 <<  0)
  607. # define R5XX_SRC_CMP_NEQ_COLOR     (5 <<  0)
  608. # define R5XX_CLR_CMP_SRC_SOURCE    (1 << 24)
  609.  
  610. int srv_blit_bitmap(u32 hbitmap, int  dst_x, int dst_y,
  611.                int src_x, int src_y, u32 w, u32 h)
  612. {
  613.     struct context *context;
  614.  
  615.     bitmap_t  *bitmap;
  616.     rect_t     winrc;
  617.     clip_t     dst_clip;
  618.     clip_t     src_clip;
  619.     u32_t      width;
  620.     u32_t      height;
  621.  
  622.     u32_t      br13, cmd, slot_mask, *b;
  623.     u32_t      offset;
  624.     u8         slot;
  625.     int        n=0;
  626.     int        ret;
  627.  
  628.     if(unlikely(hbitmap==0))
  629.         return -1;
  630.  
  631.     bitmap = (bitmap_t*)hmm_get_data(&bm_mm, hbitmap);
  632.  
  633.     if(unlikely(bitmap==NULL))
  634.         return -1;
  635.  
  636.     context = get_context(main_drm_device);
  637.     if(unlikely(context == NULL))
  638.         return -1;
  639.  
  640.     GetWindowRect(&winrc);
  641.     {
  642.         static warn_count;
  643.  
  644.         if(warn_count < 1)
  645.         {
  646.             printf("left %d top %d right %d bottom %d\n",
  647.                     winrc.left, winrc.top, winrc.right, winrc.bottom);
  648.             printf("bitmap width %d height %d\n", w, h);
  649.             warn_count++;
  650.         };
  651.     };
  652.  
  653.  
  654.     dst_clip.xmin   = 0;
  655.     dst_clip.ymin   = 0;
  656.     dst_clip.xmax   = winrc.right-winrc.left;
  657.     dst_clip.ymax   = winrc.bottom -winrc.top;
  658.  
  659.     src_clip.xmin   = 0;
  660.     src_clip.ymin   = 0;
  661.     src_clip.xmax   = bitmap->width  - 1;
  662.     src_clip.ymax   = bitmap->height - 1;
  663.  
  664.     width  = w;
  665.     height = h;
  666.  
  667.     if( blit_clip(&dst_clip, &dst_x, &dst_y,
  668.                   &src_clip, &src_x, &src_y,
  669.                   &width, &height) )
  670.         return 0;
  671.  
  672.     dst_x+= winrc.left;
  673.     dst_y+= winrc.top;
  674.  
  675.     slot = *((u8*)CURRENT_TASK);
  676.  
  677.     slot_mask = (u32_t)slot<<24;
  678.  
  679.     {
  680. #if 0
  681. #else
  682.         u8* src_offset;
  683.         u8* dst_offset;
  684.         u32 color;
  685.  
  686.         u32 ifl;
  687.  
  688.         src_offset = (u8*)(src_y*bitmap->pitch + src_x*4);
  689.         src_offset += (u32)bitmap->uaddr;
  690.  
  691.         dst_offset = (u8*)(dst_y*os_display->width + dst_x);
  692.         dst_offset+= get_display_map();
  693.  
  694.         u32_t tmp_h = height;
  695.  
  696.       ifl = safe_cli();
  697.         while( tmp_h--)
  698.         {
  699.             u32 tmp_w = width;
  700.  
  701.             u32* tmp_src = src_offset;
  702.             u8*  tmp_dst = dst_offset;
  703.  
  704.             src_offset+= bitmap->pitch;
  705.             dst_offset+= os_display->width;
  706.  
  707.             while( tmp_w--)
  708.             {
  709.                 color = *tmp_src;
  710.  
  711.                 if(*tmp_dst == slot)
  712.                     color |= 0xFF000000;
  713.                 else
  714.                     color = 0x00;
  715.  
  716.                 *tmp_src = color;
  717.                 tmp_src++;
  718.                 tmp_dst++;
  719.             };
  720.         };
  721.       safe_sti(ifl);
  722. #endif
  723.     }
  724.  
  725.     {
  726.         static warn_count;
  727.  
  728.         if(warn_count < 1)
  729.         {
  730.             printf("blit width %d height %d\n",
  731.                     width, height);
  732.             warn_count++;
  733.         };
  734.     };
  735.  
  736.  
  737. //    if((context->cmd_buffer & 0xFC0)==0xFC0)
  738. //        context->cmd_buffer&= 0xFFFFF000;
  739.  
  740. //    b = (u32_t*)ALIGN(context->cmd_buffer,64);
  741.  
  742. //    offset = context->cmd_offset + ((u32_t)b & 0xFFF);
  743.  
  744.  
  745. //    context->cmd_buffer+= n*4;
  746.  
  747.     struct radeon_device *rdev = main_drm_device->dev_private;
  748.     struct radeon_ib *ib = &context->ib;
  749.  
  750.     ib->ptr[0] = PACKET0(0x15cc, 0);
  751.     ib->ptr[1] = 0xFFFFFFFF;
  752.     ib->ptr[2] = PACKET3(PACKET3_TRANS_BITBLT, 11);
  753.     ib->ptr[3] =  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
  754.                   RADEON_GMC_DST_PITCH_OFFSET_CNTL |
  755.                   RADEON_GMC_SRC_CLIPPING |
  756.                   RADEON_GMC_DST_CLIPPING |
  757.                   RADEON_GMC_BRUSH_NONE |
  758.                   (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
  759.                   RADEON_GMC_SRC_DATATYPE_COLOR |
  760.                   RADEON_ROP3_S |
  761.                   RADEON_DP_SRC_SOURCE_MEMORY |
  762.                   RADEON_GMC_WR_MSK_DIS;
  763.  
  764.     ib->ptr[4] = ((bitmap->pitch/64) << 22) | (bitmap->gaddr >> 10);
  765.     ib->ptr[5] = ((os_display->pitch/64) << 22) | (rdev->mc.vram_start >> 10);
  766.     ib->ptr[6] = (0x1fff) | (0x1fff << 16);
  767.     ib->ptr[7] = 0;
  768.     ib->ptr[8] = (0x1fff) | (0x1fff << 16);
  769.  
  770.     ib->ptr[9] = R5XX_CLR_CMP_SRC_SOURCE | R5XX_SRC_CMP_EQ_COLOR;
  771.     ib->ptr[10] = 0x00000000;
  772.     ib->ptr[11] = 0xFFFFFFFF;
  773.  
  774.     ib->ptr[12] = (src_x << 16) | src_y;
  775.     ib->ptr[13] = (dst_x << 16) | dst_y;
  776.     ib->ptr[14] = (width << 16) | height;
  777.  
  778.     ib->ptr[15] = PACKET2(0);
  779.  
  780.     ib->length_dw = 16;
  781.  
  782.     ret = radeon_ib_schedule(rdev, ib, NULL);
  783.     if (ret) {
  784.         DRM_ERROR("radeon: failed to schedule ib (%d).\n", ret);
  785.         goto fail;
  786.     }
  787.  
  788.     ret = radeon_fence_wait(ib->fence, false);
  789.     if (ret) {
  790.         DRM_ERROR("radeon: fence wait failed (%d).\n", ret);
  791.         goto fail;
  792.     }
  793.  
  794.     radeon_fence_unref(&ib->fence);
  795.  
  796. fail:
  797.     return ret;
  798. };
  799.  
  800. #endif
  801.