Subversion Repositories Kolibri OS

Rev

Rev 2005 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. /*
  2.  * Copyright 2010 Advanced Micro Devices, Inc.
  3.  *
  4.  * Permission is hereby granted, free of charge, to any person obtaining a
  5.  * copy of this software and associated documentation files (the "Software"),
  6.  * to deal in the Software without restriction, including without limitation
  7.  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
  8.  * and/or sell copies of the Software, and to permit persons to whom the
  9.  * Software is furnished to do so, subject to the following conditions:
  10.  *
  11.  * The above copyright notice and this permission notice shall be included in
  12.  * all copies or substantial portions of the Software.
  13.  *
  14.  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
  15.  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
  16.  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
  17.  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
  18.  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
  19.  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
  20.  * OTHER DEALINGS IN THE SOFTWARE.
  21.  *
  22.  * Authors: Alex Deucher
  23.  */
  24. #include <linux/firmware.h>
  25. //#include <linux/platform_device.h>
  26. #include <linux/slab.h>
  27. #include "drmP.h"
  28. #include "radeon.h"
  29. #include "radeon_asic.h"
  30. #include "radeon_drm.h"
  31. #include "nid.h"
  32. #include "atom.h"
  33. #include "ni_reg.h"
  34. //#include "cayman_blit_shaders.h"
  35.  
  36. extern void evergreen_mc_stop(struct radeon_device *rdev, struct evergreen_mc_save *save);
  37. extern void evergreen_mc_resume(struct radeon_device *rdev, struct evergreen_mc_save *save);
  38. extern int evergreen_mc_wait_for_idle(struct radeon_device *rdev);
  39. extern void evergreen_mc_program(struct radeon_device *rdev);
  40. extern void evergreen_irq_suspend(struct radeon_device *rdev);
  41. extern int evergreen_mc_init(struct radeon_device *rdev);
  42.  
  43. #define EVERGREEN_PFP_UCODE_SIZE 1120
  44. #define EVERGREEN_PM4_UCODE_SIZE 1376
  45. #define EVERGREEN_RLC_UCODE_SIZE 768
  46. #define BTC_MC_UCODE_SIZE 6024
  47.  
  48. #define CAYMAN_PFP_UCODE_SIZE 2176
  49. #define CAYMAN_PM4_UCODE_SIZE 2176
  50. #define CAYMAN_RLC_UCODE_SIZE 1024
  51. #define CAYMAN_MC_UCODE_SIZE 6037
  52.  
  53. /* Firmware Names */
  54. MODULE_FIRMWARE("radeon/BARTS_pfp.bin");
  55. MODULE_FIRMWARE("radeon/BARTS_me.bin");
  56. MODULE_FIRMWARE("radeon/BARTS_mc.bin");
  57. MODULE_FIRMWARE("radeon/BTC_rlc.bin");
  58. MODULE_FIRMWARE("radeon/TURKS_pfp.bin");
  59. MODULE_FIRMWARE("radeon/TURKS_me.bin");
  60. MODULE_FIRMWARE("radeon/TURKS_mc.bin");
  61. MODULE_FIRMWARE("radeon/CAICOS_pfp.bin");
  62. MODULE_FIRMWARE("radeon/CAICOS_me.bin");
  63. MODULE_FIRMWARE("radeon/CAICOS_mc.bin");
  64. MODULE_FIRMWARE("radeon/CAYMAN_pfp.bin");
  65. MODULE_FIRMWARE("radeon/CAYMAN_me.bin");
  66. MODULE_FIRMWARE("radeon/CAYMAN_mc.bin");
  67. MODULE_FIRMWARE("radeon/CAYMAN_rlc.bin");
  68.  
  69. #define BTC_IO_MC_REGS_SIZE 29
  70.  
  71. static const u32 barts_io_mc_regs[BTC_IO_MC_REGS_SIZE][2] = {
  72.         {0x00000077, 0xff010100},
  73.         {0x00000078, 0x00000000},
  74.         {0x00000079, 0x00001434},
  75.         {0x0000007a, 0xcc08ec08},
  76.         {0x0000007b, 0x00040000},
  77.         {0x0000007c, 0x000080c0},
  78.         {0x0000007d, 0x09000000},
  79.         {0x0000007e, 0x00210404},
  80.         {0x00000081, 0x08a8e800},
  81.         {0x00000082, 0x00030444},
  82.         {0x00000083, 0x00000000},
  83.         {0x00000085, 0x00000001},
  84.         {0x00000086, 0x00000002},
  85.         {0x00000087, 0x48490000},
  86.         {0x00000088, 0x20244647},
  87.         {0x00000089, 0x00000005},
  88.         {0x0000008b, 0x66030000},
  89.         {0x0000008c, 0x00006603},
  90.         {0x0000008d, 0x00000100},
  91.         {0x0000008f, 0x00001c0a},
  92.         {0x00000090, 0xff000001},
  93.         {0x00000094, 0x00101101},
  94.         {0x00000095, 0x00000fff},
  95.         {0x00000096, 0x00116fff},
  96.         {0x00000097, 0x60010000},
  97.         {0x00000098, 0x10010000},
  98.         {0x00000099, 0x00006000},
  99.         {0x0000009a, 0x00001000},
  100.         {0x0000009f, 0x00946a00}
  101. };
  102.  
  103. static const u32 turks_io_mc_regs[BTC_IO_MC_REGS_SIZE][2] = {
  104.         {0x00000077, 0xff010100},
  105.         {0x00000078, 0x00000000},
  106.         {0x00000079, 0x00001434},
  107.         {0x0000007a, 0xcc08ec08},
  108.         {0x0000007b, 0x00040000},
  109.         {0x0000007c, 0x000080c0},
  110.         {0x0000007d, 0x09000000},
  111.         {0x0000007e, 0x00210404},
  112.         {0x00000081, 0x08a8e800},
  113.         {0x00000082, 0x00030444},
  114.         {0x00000083, 0x00000000},
  115.         {0x00000085, 0x00000001},
  116.         {0x00000086, 0x00000002},
  117.         {0x00000087, 0x48490000},
  118.         {0x00000088, 0x20244647},
  119.         {0x00000089, 0x00000005},
  120.         {0x0000008b, 0x66030000},
  121.         {0x0000008c, 0x00006603},
  122.         {0x0000008d, 0x00000100},
  123.         {0x0000008f, 0x00001c0a},
  124.         {0x00000090, 0xff000001},
  125.         {0x00000094, 0x00101101},
  126.         {0x00000095, 0x00000fff},
  127.         {0x00000096, 0x00116fff},
  128.         {0x00000097, 0x60010000},
  129.         {0x00000098, 0x10010000},
  130.         {0x00000099, 0x00006000},
  131.         {0x0000009a, 0x00001000},
  132.         {0x0000009f, 0x00936a00}
  133. };
  134.  
  135. static const u32 caicos_io_mc_regs[BTC_IO_MC_REGS_SIZE][2] = {
  136.         {0x00000077, 0xff010100},
  137.         {0x00000078, 0x00000000},
  138.         {0x00000079, 0x00001434},
  139.         {0x0000007a, 0xcc08ec08},
  140.         {0x0000007b, 0x00040000},
  141.         {0x0000007c, 0x000080c0},
  142.         {0x0000007d, 0x09000000},
  143.         {0x0000007e, 0x00210404},
  144.         {0x00000081, 0x08a8e800},
  145.         {0x00000082, 0x00030444},
  146.         {0x00000083, 0x00000000},
  147.         {0x00000085, 0x00000001},
  148.         {0x00000086, 0x00000002},
  149.         {0x00000087, 0x48490000},
  150.         {0x00000088, 0x20244647},
  151.         {0x00000089, 0x00000005},
  152.         {0x0000008b, 0x66030000},
  153.         {0x0000008c, 0x00006603},
  154.         {0x0000008d, 0x00000100},
  155.         {0x0000008f, 0x00001c0a},
  156.         {0x00000090, 0xff000001},
  157.         {0x00000094, 0x00101101},
  158.         {0x00000095, 0x00000fff},
  159.         {0x00000096, 0x00116fff},
  160.         {0x00000097, 0x60010000},
  161.         {0x00000098, 0x10010000},
  162.         {0x00000099, 0x00006000},
  163.         {0x0000009a, 0x00001000},
  164.         {0x0000009f, 0x00916a00}
  165. };
  166.  
  167. static const u32 cayman_io_mc_regs[BTC_IO_MC_REGS_SIZE][2] = {
  168.         {0x00000077, 0xff010100},
  169.         {0x00000078, 0x00000000},
  170.         {0x00000079, 0x00001434},
  171.         {0x0000007a, 0xcc08ec08},
  172.         {0x0000007b, 0x00040000},
  173.         {0x0000007c, 0x000080c0},
  174.         {0x0000007d, 0x09000000},
  175.         {0x0000007e, 0x00210404},
  176.         {0x00000081, 0x08a8e800},
  177.         {0x00000082, 0x00030444},
  178.         {0x00000083, 0x00000000},
  179.         {0x00000085, 0x00000001},
  180.         {0x00000086, 0x00000002},
  181.         {0x00000087, 0x48490000},
  182.         {0x00000088, 0x20244647},
  183.         {0x00000089, 0x00000005},
  184.         {0x0000008b, 0x66030000},
  185.         {0x0000008c, 0x00006603},
  186.         {0x0000008d, 0x00000100},
  187.         {0x0000008f, 0x00001c0a},
  188.         {0x00000090, 0xff000001},
  189.         {0x00000094, 0x00101101},
  190.         {0x00000095, 0x00000fff},
  191.         {0x00000096, 0x00116fff},
  192.         {0x00000097, 0x60010000},
  193.         {0x00000098, 0x10010000},
  194.         {0x00000099, 0x00006000},
  195.         {0x0000009a, 0x00001000},
  196.         {0x0000009f, 0x00976b00}
  197. };
  198.  
  199. int ni_mc_load_microcode(struct radeon_device *rdev)
  200. {
  201.         const __be32 *fw_data;
  202.         u32 mem_type, running, blackout = 0;
  203.         u32 *io_mc_regs;
  204.         int i, ucode_size, regs_size;
  205.  
  206.         if (!rdev->mc_fw)
  207.                 return -EINVAL;
  208.  
  209.         switch (rdev->family) {
  210.         case CHIP_BARTS:
  211.                 io_mc_regs = (u32 *)&barts_io_mc_regs;
  212.                 ucode_size = BTC_MC_UCODE_SIZE;
  213.                 regs_size = BTC_IO_MC_REGS_SIZE;
  214.                 break;
  215.         case CHIP_TURKS:
  216.                 io_mc_regs = (u32 *)&turks_io_mc_regs;
  217.                 ucode_size = BTC_MC_UCODE_SIZE;
  218.                 regs_size = BTC_IO_MC_REGS_SIZE;
  219.                 break;
  220.         case CHIP_CAICOS:
  221.         default:
  222.                 io_mc_regs = (u32 *)&caicos_io_mc_regs;
  223.                 ucode_size = BTC_MC_UCODE_SIZE;
  224.                 regs_size = BTC_IO_MC_REGS_SIZE;
  225.                 break;
  226.         case CHIP_CAYMAN:
  227.                 io_mc_regs = (u32 *)&cayman_io_mc_regs;
  228.                 ucode_size = CAYMAN_MC_UCODE_SIZE;
  229.                 regs_size = BTC_IO_MC_REGS_SIZE;
  230.                 break;
  231.         }
  232.  
  233.         mem_type = (RREG32(MC_SEQ_MISC0) & MC_SEQ_MISC0_GDDR5_MASK) >> MC_SEQ_MISC0_GDDR5_SHIFT;
  234.         running = RREG32(MC_SEQ_SUP_CNTL) & RUN_MASK;
  235.  
  236.         if ((mem_type == MC_SEQ_MISC0_GDDR5_VALUE) && (running == 0)) {
  237.                 if (running) {
  238.                         blackout = RREG32(MC_SHARED_BLACKOUT_CNTL);
  239.                         WREG32(MC_SHARED_BLACKOUT_CNTL, 1);
  240.                 }
  241.  
  242.                 /* reset the engine and set to writable */
  243.                 WREG32(MC_SEQ_SUP_CNTL, 0x00000008);
  244.                 WREG32(MC_SEQ_SUP_CNTL, 0x00000010);
  245.  
  246.                 /* load mc io regs */
  247.                 for (i = 0; i < regs_size; i++) {
  248.                         WREG32(MC_SEQ_IO_DEBUG_INDEX, io_mc_regs[(i << 1)]);
  249.                         WREG32(MC_SEQ_IO_DEBUG_DATA, io_mc_regs[(i << 1) + 1]);
  250.                 }
  251.                 /* load the MC ucode */
  252.                 fw_data = (const __be32 *)rdev->mc_fw->data;
  253.                 for (i = 0; i < ucode_size; i++)
  254.                         WREG32(MC_SEQ_SUP_PGM, be32_to_cpup(fw_data++));
  255.  
  256.                 /* put the engine back into the active state */
  257.                 WREG32(MC_SEQ_SUP_CNTL, 0x00000008);
  258.                 WREG32(MC_SEQ_SUP_CNTL, 0x00000004);
  259.                 WREG32(MC_SEQ_SUP_CNTL, 0x00000001);
  260.  
  261.                 /* wait for training to complete */
  262.                 while (!(RREG32(MC_IO_PAD_CNTL_D0) & MEM_FALL_OUT_CMD))
  263.                         udelay(10);
  264.  
  265.                 if (running)
  266.                         WREG32(MC_SHARED_BLACKOUT_CNTL, blackout);
  267.         }
  268.  
  269.         return 0;
  270. }
  271.  
  272. int ni_init_microcode(struct radeon_device *rdev)
  273. {
  274.         struct platform_device *pdev;
  275.         const char *chip_name;
  276.         const char *rlc_chip_name;
  277.         size_t pfp_req_size, me_req_size, rlc_req_size, mc_req_size;
  278.         char fw_name[30];
  279.         int err;
  280.  
  281.         DRM_DEBUG("\n");
  282.  
  283.         pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
  284.         err = IS_ERR(pdev);
  285.         if (err) {
  286.                 printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
  287.                 return -EINVAL;
  288.         }
  289.  
  290.         switch (rdev->family) {
  291.         case CHIP_BARTS:
  292.                 chip_name = "BARTS";
  293.                 rlc_chip_name = "BTC";
  294.                 pfp_req_size = EVERGREEN_PFP_UCODE_SIZE * 4;
  295.                 me_req_size = EVERGREEN_PM4_UCODE_SIZE * 4;
  296.                 rlc_req_size = EVERGREEN_RLC_UCODE_SIZE * 4;
  297.                 mc_req_size = BTC_MC_UCODE_SIZE * 4;
  298.                 break;
  299.         case CHIP_TURKS:
  300.                 chip_name = "TURKS";
  301.                 rlc_chip_name = "BTC";
  302.                 pfp_req_size = EVERGREEN_PFP_UCODE_SIZE * 4;
  303.                 me_req_size = EVERGREEN_PM4_UCODE_SIZE * 4;
  304.                 rlc_req_size = EVERGREEN_RLC_UCODE_SIZE * 4;
  305.                 mc_req_size = BTC_MC_UCODE_SIZE * 4;
  306.                 break;
  307.         case CHIP_CAICOS:
  308.                 chip_name = "CAICOS";
  309.                 rlc_chip_name = "BTC";
  310.                 pfp_req_size = EVERGREEN_PFP_UCODE_SIZE * 4;
  311.                 me_req_size = EVERGREEN_PM4_UCODE_SIZE * 4;
  312.                 rlc_req_size = EVERGREEN_RLC_UCODE_SIZE * 4;
  313.                 mc_req_size = BTC_MC_UCODE_SIZE * 4;
  314.                 break;
  315.         case CHIP_CAYMAN:
  316.                 chip_name = "CAYMAN";
  317.                 rlc_chip_name = "CAYMAN";
  318.                 pfp_req_size = CAYMAN_PFP_UCODE_SIZE * 4;
  319.                 me_req_size = CAYMAN_PM4_UCODE_SIZE * 4;
  320.                 rlc_req_size = CAYMAN_RLC_UCODE_SIZE * 4;
  321.                 mc_req_size = CAYMAN_MC_UCODE_SIZE * 4;
  322.                 break;
  323.         default: BUG();
  324.         }
  325.  
  326.         DRM_INFO("Loading %s Microcode\n", chip_name);
  327.  
  328.         snprintf(fw_name, sizeof(fw_name), "radeon/%s_pfp.bin", chip_name);
  329.         err = request_firmware(&rdev->pfp_fw, fw_name, &pdev->dev);
  330.         if (err)
  331.                 goto out;
  332.         if (rdev->pfp_fw->size != pfp_req_size) {
  333.                 printk(KERN_ERR
  334.                        "ni_cp: Bogus length %zu in firmware \"%s\"\n",
  335.                        rdev->pfp_fw->size, fw_name);
  336.                 err = -EINVAL;
  337.                 goto out;
  338.         }
  339.  
  340.         snprintf(fw_name, sizeof(fw_name), "radeon/%s_me.bin", chip_name);
  341.         err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
  342.         if (err)
  343.                 goto out;
  344.         if (rdev->me_fw->size != me_req_size) {
  345.                 printk(KERN_ERR
  346.                        "ni_cp: Bogus length %zu in firmware \"%s\"\n",
  347.                        rdev->me_fw->size, fw_name);
  348.                 err = -EINVAL;
  349.         }
  350.  
  351.         snprintf(fw_name, sizeof(fw_name), "radeon/%s_rlc.bin", rlc_chip_name);
  352.         err = request_firmware(&rdev->rlc_fw, fw_name, &pdev->dev);
  353.         if (err)
  354.                 goto out;
  355.         if (rdev->rlc_fw->size != rlc_req_size) {
  356.                 printk(KERN_ERR
  357.                        "ni_rlc: Bogus length %zu in firmware \"%s\"\n",
  358.                        rdev->rlc_fw->size, fw_name);
  359.                 err = -EINVAL;
  360.         }
  361.  
  362.         snprintf(fw_name, sizeof(fw_name), "radeon/%s_mc.bin", chip_name);
  363.         err = request_firmware(&rdev->mc_fw, fw_name, &pdev->dev);
  364.         if (err)
  365.                 goto out;
  366.         if (rdev->mc_fw->size != mc_req_size) {
  367.                 printk(KERN_ERR
  368.                        "ni_mc: Bogus length %zu in firmware \"%s\"\n",
  369.                        rdev->mc_fw->size, fw_name);
  370.                 err = -EINVAL;
  371.         }
  372. out:
  373.         platform_device_unregister(pdev);
  374.  
  375.         if (err) {
  376.                 if (err != -EINVAL)
  377.                         printk(KERN_ERR
  378.                                "ni_cp: Failed to load firmware \"%s\"\n",
  379.                                fw_name);
  380.                 release_firmware(rdev->pfp_fw);
  381.                 rdev->pfp_fw = NULL;
  382.                 release_firmware(rdev->me_fw);
  383.                 rdev->me_fw = NULL;
  384.                 release_firmware(rdev->rlc_fw);
  385.                 rdev->rlc_fw = NULL;
  386.                 release_firmware(rdev->mc_fw);
  387.                 rdev->mc_fw = NULL;
  388.         }
  389.         return err;
  390. }
  391.  
  392. #if 0
  393. /*
  394.  * Core functions
  395.  */
  396. static u32 cayman_get_tile_pipe_to_backend_map(struct radeon_device *rdev,
  397.                                                u32 num_tile_pipes,
  398.                                                u32 num_backends_per_asic,
  399.                                                u32 *backend_disable_mask_per_asic,
  400.                                                u32 num_shader_engines)
  401. {
  402.         u32 backend_map = 0;
  403.         u32 enabled_backends_mask = 0;
  404.         u32 enabled_backends_count = 0;
  405.         u32 num_backends_per_se;
  406.         u32 cur_pipe;
  407.         u32 swizzle_pipe[CAYMAN_MAX_PIPES];
  408.         u32 cur_backend = 0;
  409.         u32 i;
  410.         bool force_no_swizzle;
  411.  
  412.         /* force legal values */
  413.         if (num_tile_pipes < 1)
  414.                 num_tile_pipes = 1;
  415.         if (num_tile_pipes > rdev->config.cayman.max_tile_pipes)
  416.                 num_tile_pipes = rdev->config.cayman.max_tile_pipes;
  417.         if (num_shader_engines < 1)
  418.                 num_shader_engines = 1;
  419.         if (num_shader_engines > rdev->config.cayman.max_shader_engines)
  420.                 num_shader_engines = rdev->config.cayman.max_shader_engines;
  421.         if (num_backends_per_asic < num_shader_engines)
  422.                 num_backends_per_asic = num_shader_engines;
  423.         if (num_backends_per_asic > (rdev->config.cayman.max_backends_per_se * num_shader_engines))
  424.                 num_backends_per_asic = rdev->config.cayman.max_backends_per_se * num_shader_engines;
  425.  
  426.         /* make sure we have the same number of backends per se */
  427.         num_backends_per_asic = ALIGN(num_backends_per_asic, num_shader_engines);
  428.         /* set up the number of backends per se */
  429.         num_backends_per_se = num_backends_per_asic / num_shader_engines;
  430.         if (num_backends_per_se > rdev->config.cayman.max_backends_per_se) {
  431.                 num_backends_per_se = rdev->config.cayman.max_backends_per_se;
  432.                 num_backends_per_asic = num_backends_per_se * num_shader_engines;
  433.         }
  434.  
  435.         /* create enable mask and count for enabled backends */
  436.         for (i = 0; i < CAYMAN_MAX_BACKENDS; ++i) {
  437.                 if (((*backend_disable_mask_per_asic >> i) & 1) == 0) {
  438.                         enabled_backends_mask |= (1 << i);
  439.                         ++enabled_backends_count;
  440.                 }
  441.                 if (enabled_backends_count == num_backends_per_asic)
  442.                         break;
  443.         }
  444.  
  445.         /* force the backends mask to match the current number of backends */
  446.         if (enabled_backends_count != num_backends_per_asic) {
  447.                 u32 this_backend_enabled;
  448.                 u32 shader_engine;
  449.                 u32 backend_per_se;
  450.  
  451.                 enabled_backends_mask = 0;
  452.                 enabled_backends_count = 0;
  453.                 *backend_disable_mask_per_asic = CAYMAN_MAX_BACKENDS_MASK;
  454.                 for (i = 0; i < CAYMAN_MAX_BACKENDS; ++i) {
  455.                         /* calc the current se */
  456.                         shader_engine = i / rdev->config.cayman.max_backends_per_se;
  457.                         /* calc the backend per se */
  458.                         backend_per_se = i % rdev->config.cayman.max_backends_per_se;
  459.                         /* default to not enabled */
  460.                         this_backend_enabled = 0;
  461.                         if ((shader_engine < num_shader_engines) &&
  462.                             (backend_per_se < num_backends_per_se))
  463.                                 this_backend_enabled = 1;
  464.                         if (this_backend_enabled) {
  465.                                 enabled_backends_mask |= (1 << i);
  466.                                 *backend_disable_mask_per_asic &= ~(1 << i);
  467.                                 ++enabled_backends_count;
  468.                         }
  469.                 }
  470.         }
  471.  
  472.  
  473.         memset((uint8_t *)&swizzle_pipe[0], 0, sizeof(u32) * CAYMAN_MAX_PIPES);
  474.         switch (rdev->family) {
  475.         case CHIP_CAYMAN:
  476.                 force_no_swizzle = true;
  477.                 break;
  478.         default:
  479.                 force_no_swizzle = false;
  480.                 break;
  481.         }
  482.         if (force_no_swizzle) {
  483.                 bool last_backend_enabled = false;
  484.  
  485.                 force_no_swizzle = false;
  486.                 for (i = 0; i < CAYMAN_MAX_BACKENDS; ++i) {
  487.                         if (((enabled_backends_mask >> i) & 1) == 1) {
  488.                                 if (last_backend_enabled)
  489.                                         force_no_swizzle = true;
  490.                                 last_backend_enabled = true;
  491.                         } else
  492.                                 last_backend_enabled = false;
  493.                 }
  494.         }
  495.  
  496.         switch (num_tile_pipes) {
  497.         case 1:
  498.         case 3:
  499.         case 5:
  500.         case 7:
  501.                 DRM_ERROR("odd number of pipes!\n");
  502.                 break;
  503.         case 2:
  504.                 swizzle_pipe[0] = 0;
  505.                 swizzle_pipe[1] = 1;
  506.                 break;
  507.         case 4:
  508.                 if (force_no_swizzle) {
  509.                         swizzle_pipe[0] = 0;
  510.                         swizzle_pipe[1] = 1;
  511.                         swizzle_pipe[2] = 2;
  512.                         swizzle_pipe[3] = 3;
  513.                 } else {
  514.                         swizzle_pipe[0] = 0;
  515.                         swizzle_pipe[1] = 2;
  516.                         swizzle_pipe[2] = 1;
  517.                         swizzle_pipe[3] = 3;
  518.                 }
  519.                 break;
  520.         case 6:
  521.                 if (force_no_swizzle) {
  522.                         swizzle_pipe[0] = 0;
  523.                         swizzle_pipe[1] = 1;
  524.                         swizzle_pipe[2] = 2;
  525.                         swizzle_pipe[3] = 3;
  526.                         swizzle_pipe[4] = 4;
  527.                         swizzle_pipe[5] = 5;
  528.                 } else {
  529.                         swizzle_pipe[0] = 0;
  530.                         swizzle_pipe[1] = 2;
  531.                         swizzle_pipe[2] = 4;
  532.                         swizzle_pipe[3] = 1;
  533.                         swizzle_pipe[4] = 3;
  534.                         swizzle_pipe[5] = 5;
  535.                 }
  536.                 break;
  537.         case 8:
  538.                 if (force_no_swizzle) {
  539.                         swizzle_pipe[0] = 0;
  540.                         swizzle_pipe[1] = 1;
  541.                         swizzle_pipe[2] = 2;
  542.                         swizzle_pipe[3] = 3;
  543.                         swizzle_pipe[4] = 4;
  544.                         swizzle_pipe[5] = 5;
  545.                         swizzle_pipe[6] = 6;
  546.                         swizzle_pipe[7] = 7;
  547.                 } else {
  548.                         swizzle_pipe[0] = 0;
  549.                         swizzle_pipe[1] = 2;
  550.                         swizzle_pipe[2] = 4;
  551.                         swizzle_pipe[3] = 6;
  552.                         swizzle_pipe[4] = 1;
  553.                         swizzle_pipe[5] = 3;
  554.                         swizzle_pipe[6] = 5;
  555.                         swizzle_pipe[7] = 7;
  556.                 }
  557.                 break;
  558.         }
  559.  
  560.         for (cur_pipe = 0; cur_pipe < num_tile_pipes; ++cur_pipe) {
  561.                 while (((1 << cur_backend) & enabled_backends_mask) == 0)
  562.                         cur_backend = (cur_backend + 1) % CAYMAN_MAX_BACKENDS;
  563.  
  564.                 backend_map |= (((cur_backend & 0xf) << (swizzle_pipe[cur_pipe] * 4)));
  565.  
  566.                 cur_backend = (cur_backend + 1) % CAYMAN_MAX_BACKENDS;
  567.         }
  568.  
  569.         return backend_map;
  570. }
  571.  
  572. static void cayman_program_channel_remap(struct radeon_device *rdev)
  573. {
  574.         u32 tcp_chan_steer_lo, tcp_chan_steer_hi, mc_shared_chremap, tmp;
  575.  
  576.         tmp = RREG32(MC_SHARED_CHMAP);
  577.         switch ((tmp & NOOFCHAN_MASK) >> NOOFCHAN_SHIFT) {
  578.         case 0:
  579.         case 1:
  580.         case 2:
  581.         case 3:
  582.         default:
  583.                 /* default mapping */
  584.                 mc_shared_chremap = 0x00fac688;
  585.                 break;
  586.         }
  587.  
  588.         switch (rdev->family) {
  589.         case CHIP_CAYMAN:
  590.         default:
  591.                 //tcp_chan_steer_lo = 0x54763210
  592.                 tcp_chan_steer_lo = 0x76543210;
  593.                 tcp_chan_steer_hi = 0x0000ba98;
  594.                 break;
  595.         }
  596.  
  597.         WREG32(TCP_CHAN_STEER_LO, tcp_chan_steer_lo);
  598.         WREG32(TCP_CHAN_STEER_HI, tcp_chan_steer_hi);
  599.         WREG32(MC_SHARED_CHREMAP, mc_shared_chremap);
  600. }
  601.  
  602. static u32 cayman_get_disable_mask_per_asic(struct radeon_device *rdev,
  603.                                             u32 disable_mask_per_se,
  604.                                             u32 max_disable_mask_per_se,
  605.                                             u32 num_shader_engines)
  606. {
  607.         u32 disable_field_width_per_se = r600_count_pipe_bits(disable_mask_per_se);
  608.         u32 disable_mask_per_asic = disable_mask_per_se & max_disable_mask_per_se;
  609.  
  610.         if (num_shader_engines == 1)
  611.                 return disable_mask_per_asic;
  612.         else if (num_shader_engines == 2)
  613.                 return disable_mask_per_asic | (disable_mask_per_asic << disable_field_width_per_se);
  614.         else
  615.                 return 0xffffffff;
  616. }
  617.  
  618. static void cayman_gpu_init(struct radeon_device *rdev)
  619. {
  620.         u32 cc_rb_backend_disable = 0;
  621.         u32 cc_gc_shader_pipe_config;
  622.         u32 gb_addr_config = 0;
  623.         u32 mc_shared_chmap, mc_arb_ramcfg;
  624.         u32 gb_backend_map;
  625.         u32 cgts_tcc_disable;
  626.         u32 sx_debug_1;
  627.         u32 smx_dc_ctl0;
  628.         u32 gc_user_shader_pipe_config;
  629.         u32 gc_user_rb_backend_disable;
  630.         u32 cgts_user_tcc_disable;
  631.         u32 cgts_sm_ctrl_reg;
  632.         u32 hdp_host_path_cntl;
  633.         u32 tmp;
  634.         int i, j;
  635.  
  636.         switch (rdev->family) {
  637.         case CHIP_CAYMAN:
  638.         default:
  639.                 rdev->config.cayman.max_shader_engines = 2;
  640.                 rdev->config.cayman.max_pipes_per_simd = 4;
  641.                 rdev->config.cayman.max_tile_pipes = 8;
  642.                 rdev->config.cayman.max_simds_per_se = 12;
  643.                 rdev->config.cayman.max_backends_per_se = 4;
  644.                 rdev->config.cayman.max_texture_channel_caches = 8;
  645.                 rdev->config.cayman.max_gprs = 256;
  646.                 rdev->config.cayman.max_threads = 256;
  647.                 rdev->config.cayman.max_gs_threads = 32;
  648.                 rdev->config.cayman.max_stack_entries = 512;
  649.                 rdev->config.cayman.sx_num_of_sets = 8;
  650.                 rdev->config.cayman.sx_max_export_size = 256;
  651.                 rdev->config.cayman.sx_max_export_pos_size = 64;
  652.                 rdev->config.cayman.sx_max_export_smx_size = 192;
  653.                 rdev->config.cayman.max_hw_contexts = 8;
  654.                 rdev->config.cayman.sq_num_cf_insts = 2;
  655.  
  656.                 rdev->config.cayman.sc_prim_fifo_size = 0x100;
  657.                 rdev->config.cayman.sc_hiz_tile_fifo_size = 0x30;
  658.                 rdev->config.cayman.sc_earlyz_tile_fifo_size = 0x130;
  659.                 break;
  660.         }
  661.  
  662.         /* Initialize HDP */
  663.         for (i = 0, j = 0; i < 32; i++, j += 0x18) {
  664.                 WREG32((0x2c14 + j), 0x00000000);
  665.                 WREG32((0x2c18 + j), 0x00000000);
  666.                 WREG32((0x2c1c + j), 0x00000000);
  667.                 WREG32((0x2c20 + j), 0x00000000);
  668.                 WREG32((0x2c24 + j), 0x00000000);
  669.         }
  670.  
  671.         WREG32(GRBM_CNTL, GRBM_READ_TIMEOUT(0xff));
  672.  
  673.         mc_shared_chmap = RREG32(MC_SHARED_CHMAP);
  674.         mc_arb_ramcfg = RREG32(MC_ARB_RAMCFG);
  675.  
  676.         cc_rb_backend_disable = RREG32(CC_RB_BACKEND_DISABLE);
  677.         cc_gc_shader_pipe_config = RREG32(CC_GC_SHADER_PIPE_CONFIG);
  678.         cgts_tcc_disable = 0xff000000;
  679.         gc_user_rb_backend_disable = RREG32(GC_USER_RB_BACKEND_DISABLE);
  680.         gc_user_shader_pipe_config = RREG32(GC_USER_SHADER_PIPE_CONFIG);
  681.         cgts_user_tcc_disable = RREG32(CGTS_USER_TCC_DISABLE);
  682.  
  683.         rdev->config.cayman.num_shader_engines = rdev->config.cayman.max_shader_engines;
  684.         tmp = ((~gc_user_shader_pipe_config) & INACTIVE_QD_PIPES_MASK) >> INACTIVE_QD_PIPES_SHIFT;
  685.         rdev->config.cayman.num_shader_pipes_per_simd = r600_count_pipe_bits(tmp);
  686.         rdev->config.cayman.num_tile_pipes = rdev->config.cayman.max_tile_pipes;
  687.         tmp = ((~gc_user_shader_pipe_config) & INACTIVE_SIMDS_MASK) >> INACTIVE_SIMDS_SHIFT;
  688.         rdev->config.cayman.num_simds_per_se = r600_count_pipe_bits(tmp);
  689.         tmp = ((~gc_user_rb_backend_disable) & BACKEND_DISABLE_MASK) >> BACKEND_DISABLE_SHIFT;
  690.         rdev->config.cayman.num_backends_per_se = r600_count_pipe_bits(tmp);
  691.         tmp = (gc_user_rb_backend_disable & BACKEND_DISABLE_MASK) >> BACKEND_DISABLE_SHIFT;
  692.         rdev->config.cayman.backend_disable_mask_per_asic =
  693.                 cayman_get_disable_mask_per_asic(rdev, tmp, CAYMAN_MAX_BACKENDS_PER_SE_MASK,
  694.                                                  rdev->config.cayman.num_shader_engines);
  695.         rdev->config.cayman.backend_map =
  696.                 cayman_get_tile_pipe_to_backend_map(rdev, rdev->config.cayman.num_tile_pipes,
  697.                                                     rdev->config.cayman.num_backends_per_se *
  698.                                                     rdev->config.cayman.num_shader_engines,
  699.                                                     &rdev->config.cayman.backend_disable_mask_per_asic,
  700.                                                     rdev->config.cayman.num_shader_engines);
  701.         tmp = ((~cgts_user_tcc_disable) & TCC_DISABLE_MASK) >> TCC_DISABLE_SHIFT;
  702.         rdev->config.cayman.num_texture_channel_caches = r600_count_pipe_bits(tmp);
  703.         tmp = (mc_arb_ramcfg & BURSTLENGTH_MASK) >> BURSTLENGTH_SHIFT;
  704.         rdev->config.cayman.mem_max_burst_length_bytes = (tmp + 1) * 256;
  705.         if (rdev->config.cayman.mem_max_burst_length_bytes > 512)
  706.                 rdev->config.cayman.mem_max_burst_length_bytes = 512;
  707.         tmp = (mc_arb_ramcfg & NOOFCOLS_MASK) >> NOOFCOLS_SHIFT;
  708.         rdev->config.cayman.mem_row_size_in_kb = (4 * (1 << (8 + tmp))) / 1024;
  709.         if (rdev->config.cayman.mem_row_size_in_kb > 4)
  710.                 rdev->config.cayman.mem_row_size_in_kb = 4;
  711.         /* XXX use MC settings? */
  712.         rdev->config.cayman.shader_engine_tile_size = 32;
  713.         rdev->config.cayman.num_gpus = 1;
  714.         rdev->config.cayman.multi_gpu_tile_size = 64;
  715.  
  716.         //gb_addr_config = 0x02011003
  717. #if 0
  718.         gb_addr_config = RREG32(GB_ADDR_CONFIG);
  719. #else
  720.         gb_addr_config = 0;
  721.         switch (rdev->config.cayman.num_tile_pipes) {
  722.         case 1:
  723.         default:
  724.                 gb_addr_config |= NUM_PIPES(0);
  725.                 break;
  726.         case 2:
  727.                 gb_addr_config |= NUM_PIPES(1);
  728.                 break;
  729.         case 4:
  730.                 gb_addr_config |= NUM_PIPES(2);
  731.                 break;
  732.         case 8:
  733.                 gb_addr_config |= NUM_PIPES(3);
  734.                 break;
  735.         }
  736.  
  737.         tmp = (rdev->config.cayman.mem_max_burst_length_bytes / 256) - 1;
  738.         gb_addr_config |= PIPE_INTERLEAVE_SIZE(tmp);
  739.         gb_addr_config |= NUM_SHADER_ENGINES(rdev->config.cayman.num_shader_engines - 1);
  740.         tmp = (rdev->config.cayman.shader_engine_tile_size / 16) - 1;
  741.         gb_addr_config |= SHADER_ENGINE_TILE_SIZE(tmp);
  742.         switch (rdev->config.cayman.num_gpus) {
  743.         case 1:
  744.         default:
  745.                 gb_addr_config |= NUM_GPUS(0);
  746.                 break;
  747.         case 2:
  748.                 gb_addr_config |= NUM_GPUS(1);
  749.                 break;
  750.         case 4:
  751.                 gb_addr_config |= NUM_GPUS(2);
  752.                 break;
  753.         }
  754.         switch (rdev->config.cayman.multi_gpu_tile_size) {
  755.         case 16:
  756.                 gb_addr_config |= MULTI_GPU_TILE_SIZE(0);
  757.                 break;
  758.         case 32:
  759.         default:
  760.                 gb_addr_config |= MULTI_GPU_TILE_SIZE(1);
  761.                 break;
  762.         case 64:
  763.                 gb_addr_config |= MULTI_GPU_TILE_SIZE(2);
  764.                 break;
  765.         case 128:
  766.                 gb_addr_config |= MULTI_GPU_TILE_SIZE(3);
  767.                 break;
  768.         }
  769.         switch (rdev->config.cayman.mem_row_size_in_kb) {
  770.         case 1:
  771.         default:
  772.                 gb_addr_config |= ROW_SIZE(0);
  773.                 break;
  774.         case 2:
  775.                 gb_addr_config |= ROW_SIZE(1);
  776.                 break;
  777.         case 4:
  778.                 gb_addr_config |= ROW_SIZE(2);
  779.                 break;
  780.         }
  781. #endif
  782.  
  783.         tmp = (gb_addr_config & NUM_PIPES_MASK) >> NUM_PIPES_SHIFT;
  784.         rdev->config.cayman.num_tile_pipes = (1 << tmp);
  785.         tmp = (gb_addr_config & PIPE_INTERLEAVE_SIZE_MASK) >> PIPE_INTERLEAVE_SIZE_SHIFT;
  786.         rdev->config.cayman.mem_max_burst_length_bytes = (tmp + 1) * 256;
  787.         tmp = (gb_addr_config & NUM_SHADER_ENGINES_MASK) >> NUM_SHADER_ENGINES_SHIFT;
  788.         rdev->config.cayman.num_shader_engines = tmp + 1;
  789.         tmp = (gb_addr_config & NUM_GPUS_MASK) >> NUM_GPUS_SHIFT;
  790.         rdev->config.cayman.num_gpus = tmp + 1;
  791.         tmp = (gb_addr_config & MULTI_GPU_TILE_SIZE_MASK) >> MULTI_GPU_TILE_SIZE_SHIFT;
  792.         rdev->config.cayman.multi_gpu_tile_size = 1 << tmp;
  793.         tmp = (gb_addr_config & ROW_SIZE_MASK) >> ROW_SIZE_SHIFT;
  794.         rdev->config.cayman.mem_row_size_in_kb = 1 << tmp;
  795.  
  796.         //gb_backend_map = 0x76541032;
  797. #if 0
  798.         gb_backend_map = RREG32(GB_BACKEND_MAP);
  799. #else
  800.         gb_backend_map =
  801.                 cayman_get_tile_pipe_to_backend_map(rdev, rdev->config.cayman.num_tile_pipes,
  802.                                                     rdev->config.cayman.num_backends_per_se *
  803.                                                     rdev->config.cayman.num_shader_engines,
  804.                                                     &rdev->config.cayman.backend_disable_mask_per_asic,
  805.                                                     rdev->config.cayman.num_shader_engines);
  806. #endif
  807.         /* setup tiling info dword.  gb_addr_config is not adequate since it does
  808.          * not have bank info, so create a custom tiling dword.
  809.          * bits 3:0   num_pipes
  810.          * bits 7:4   num_banks
  811.          * bits 11:8  group_size
  812.          * bits 15:12 row_size
  813.          */
  814.         rdev->config.cayman.tile_config = 0;
  815.         switch (rdev->config.cayman.num_tile_pipes) {
  816.         case 1:
  817.         default:
  818.                 rdev->config.cayman.tile_config |= (0 << 0);
  819.                 break;
  820.         case 2:
  821.                 rdev->config.cayman.tile_config |= (1 << 0);
  822.                 break;
  823.         case 4:
  824.                 rdev->config.cayman.tile_config |= (2 << 0);
  825.                 break;
  826.         case 8:
  827.                 rdev->config.cayman.tile_config |= (3 << 0);
  828.                 break;
  829.         }
  830.         rdev->config.cayman.tile_config |=
  831.                 ((mc_arb_ramcfg & NOOFBANK_MASK) >> NOOFBANK_SHIFT) << 4;
  832.         rdev->config.cayman.tile_config |=
  833.                 ((gb_addr_config & PIPE_INTERLEAVE_SIZE_MASK) >> PIPE_INTERLEAVE_SIZE_SHIFT) << 8;
  834.         rdev->config.cayman.tile_config |=
  835.                 ((gb_addr_config & ROW_SIZE_MASK) >> ROW_SIZE_SHIFT) << 12;
  836.  
  837.         WREG32(GB_BACKEND_MAP, gb_backend_map);
  838.         WREG32(GB_ADDR_CONFIG, gb_addr_config);
  839.         WREG32(DMIF_ADDR_CONFIG, gb_addr_config);
  840.         WREG32(HDP_ADDR_CONFIG, gb_addr_config);
  841.  
  842.         cayman_program_channel_remap(rdev);
  843.  
  844.         /* primary versions */
  845.         WREG32(CC_RB_BACKEND_DISABLE, cc_rb_backend_disable);
  846.         WREG32(CC_SYS_RB_BACKEND_DISABLE, cc_rb_backend_disable);
  847.         WREG32(CC_GC_SHADER_PIPE_CONFIG, cc_gc_shader_pipe_config);
  848.  
  849.         WREG32(CGTS_TCC_DISABLE, cgts_tcc_disable);
  850.         WREG32(CGTS_SYS_TCC_DISABLE, cgts_tcc_disable);
  851.  
  852.         /* user versions */
  853.         WREG32(GC_USER_RB_BACKEND_DISABLE, cc_rb_backend_disable);
  854.         WREG32(GC_USER_SYS_RB_BACKEND_DISABLE, cc_rb_backend_disable);
  855.         WREG32(GC_USER_SHADER_PIPE_CONFIG, cc_gc_shader_pipe_config);
  856.  
  857.         WREG32(CGTS_USER_SYS_TCC_DISABLE, cgts_tcc_disable);
  858.         WREG32(CGTS_USER_TCC_DISABLE, cgts_tcc_disable);
  859.  
  860.         /* reprogram the shader complex */
  861.         cgts_sm_ctrl_reg = RREG32(CGTS_SM_CTRL_REG);
  862.         for (i = 0; i < 16; i++)
  863.                 WREG32(CGTS_SM_CTRL_REG, OVERRIDE);
  864.         WREG32(CGTS_SM_CTRL_REG, cgts_sm_ctrl_reg);
  865.  
  866.         /* set HW defaults for 3D engine */
  867.         WREG32(CP_MEQ_THRESHOLDS, MEQ1_START(0x30) | MEQ2_START(0x60));
  868.  
  869.         sx_debug_1 = RREG32(SX_DEBUG_1);
  870.         sx_debug_1 |= ENABLE_NEW_SMX_ADDRESS;
  871.         WREG32(SX_DEBUG_1, sx_debug_1);
  872.  
  873.         smx_dc_ctl0 = RREG32(SMX_DC_CTL0);
  874.         smx_dc_ctl0 &= ~NUMBER_OF_SETS(0x1ff);
  875.         smx_dc_ctl0 |= NUMBER_OF_SETS(rdev->config.cayman.sx_num_of_sets);
  876.         WREG32(SMX_DC_CTL0, smx_dc_ctl0);
  877.  
  878.         WREG32(SPI_CONFIG_CNTL_1, VTX_DONE_DELAY(4) | CRC_SIMD_ID_WADDR_DISABLE);
  879.  
  880.         /* need to be explicitly zero-ed */
  881.         WREG32(VGT_OFFCHIP_LDS_BASE, 0);
  882.         WREG32(SQ_LSTMP_RING_BASE, 0);
  883.         WREG32(SQ_HSTMP_RING_BASE, 0);
  884.         WREG32(SQ_ESTMP_RING_BASE, 0);
  885.         WREG32(SQ_GSTMP_RING_BASE, 0);
  886.         WREG32(SQ_VSTMP_RING_BASE, 0);
  887.         WREG32(SQ_PSTMP_RING_BASE, 0);
  888.  
  889.         WREG32(TA_CNTL_AUX, DISABLE_CUBE_ANISO);
  890.  
  891.         WREG32(SX_EXPORT_BUFFER_SIZES, (COLOR_BUFFER_SIZE((rdev->config.cayman.sx_max_export_size / 4) - 1) |
  892.                                         POSITION_BUFFER_SIZE((rdev->config.cayman.sx_max_export_pos_size / 4) - 1) |
  893.                                         SMX_BUFFER_SIZE((rdev->config.cayman.sx_max_export_smx_size / 4) - 1)));
  894.  
  895.         WREG32(PA_SC_FIFO_SIZE, (SC_PRIM_FIFO_SIZE(rdev->config.cayman.sc_prim_fifo_size) |
  896.                                  SC_HIZ_TILE_FIFO_SIZE(rdev->config.cayman.sc_hiz_tile_fifo_size) |
  897.                                  SC_EARLYZ_TILE_FIFO_SIZE(rdev->config.cayman.sc_earlyz_tile_fifo_size)));
  898.  
  899.  
  900.         WREG32(VGT_NUM_INSTANCES, 1);
  901.  
  902.         WREG32(CP_PERFMON_CNTL, 0);
  903.  
  904.         WREG32(SQ_MS_FIFO_SIZES, (CACHE_FIFO_SIZE(16 * rdev->config.cayman.sq_num_cf_insts) |
  905.                                   FETCH_FIFO_HIWATER(0x4) |
  906.                                   DONE_FIFO_HIWATER(0xe0) |
  907.                                   ALU_UPDATE_FIFO_HIWATER(0x8)));
  908.  
  909.         WREG32(SQ_GPR_RESOURCE_MGMT_1, NUM_CLAUSE_TEMP_GPRS(4));
  910.         WREG32(SQ_CONFIG, (VC_ENABLE |
  911.                            EXPORT_SRC_C |
  912.                            GFX_PRIO(0) |
  913.                            CS1_PRIO(0) |
  914.                            CS2_PRIO(1)));
  915.         WREG32(SQ_DYN_GPR_CNTL_PS_FLUSH_REQ, DYN_GPR_ENABLE);
  916.  
  917.         WREG32(PA_SC_FORCE_EOV_MAX_CNTS, (FORCE_EOV_MAX_CLK_CNT(4095) |
  918.                                           FORCE_EOV_MAX_REZ_CNT(255)));
  919.  
  920.         WREG32(VGT_CACHE_INVALIDATION, CACHE_INVALIDATION(VC_AND_TC) |
  921.                AUTO_INVLD_EN(ES_AND_GS_AUTO));
  922.  
  923.         WREG32(VGT_GS_VERTEX_REUSE, 16);
  924.         WREG32(PA_SC_LINE_STIPPLE_STATE, 0);
  925.  
  926.         WREG32(CB_PERF_CTR0_SEL_0, 0);
  927.         WREG32(CB_PERF_CTR0_SEL_1, 0);
  928.         WREG32(CB_PERF_CTR1_SEL_0, 0);
  929.         WREG32(CB_PERF_CTR1_SEL_1, 0);
  930.         WREG32(CB_PERF_CTR2_SEL_0, 0);
  931.         WREG32(CB_PERF_CTR2_SEL_1, 0);
  932.         WREG32(CB_PERF_CTR3_SEL_0, 0);
  933.         WREG32(CB_PERF_CTR3_SEL_1, 0);
  934.  
  935.         tmp = RREG32(HDP_MISC_CNTL);
  936.         tmp |= HDP_FLUSH_INVALIDATE_CACHE;
  937.         WREG32(HDP_MISC_CNTL, tmp);
  938.  
  939.         hdp_host_path_cntl = RREG32(HDP_HOST_PATH_CNTL);
  940.         WREG32(HDP_HOST_PATH_CNTL, hdp_host_path_cntl);
  941.  
  942.         WREG32(PA_CL_ENHANCE, CLIP_VTX_REORDER_ENA | NUM_CLIP_SEQ(3));
  943.  
  944.         udelay(50);
  945. }
  946.  
  947. /*
  948.  * GART
  949.  */
  950. void cayman_pcie_gart_tlb_flush(struct radeon_device *rdev)
  951. {
  952.         /* flush hdp cache */
  953.         WREG32(HDP_MEM_COHERENCY_FLUSH_CNTL, 0x1);
  954.  
  955.         /* bits 0-7 are the VM contexts0-7 */
  956.         WREG32(VM_INVALIDATE_REQUEST, 1);
  957. }
  958.  
  959. int cayman_pcie_gart_enable(struct radeon_device *rdev)
  960. {
  961.         int r;
  962.  
  963.         if (rdev->gart.table.vram.robj == NULL) {
  964.                 dev_err(rdev->dev, "No VRAM object for PCIE GART.\n");
  965.                 return -EINVAL;
  966.         }
  967.         r = radeon_gart_table_vram_pin(rdev);
  968.         if (r)
  969.                 return r;
  970.         radeon_gart_restore(rdev);
  971.         /* Setup TLB control */
  972.         WREG32(MC_VM_MX_L1_TLB_CNTL, ENABLE_L1_TLB |
  973.                ENABLE_L1_FRAGMENT_PROCESSING |
  974.                SYSTEM_ACCESS_MODE_NOT_IN_SYS |
  975.                SYSTEM_APERTURE_UNMAPPED_ACCESS_PASS_THRU);
  976.         /* Setup L2 cache */
  977.         WREG32(VM_L2_CNTL, ENABLE_L2_CACHE |
  978.                ENABLE_L2_PTE_CACHE_LRU_UPDATE_BY_WRITE |
  979.                ENABLE_L2_PDE0_CACHE_LRU_UPDATE_BY_WRITE |
  980.                EFFECTIVE_L2_QUEUE_SIZE(7) |
  981.                CONTEXT1_IDENTITY_ACCESS_MODE(1));
  982.         WREG32(VM_L2_CNTL2, INVALIDATE_ALL_L1_TLBS | INVALIDATE_L2_CACHE);
  983.         WREG32(VM_L2_CNTL3, L2_CACHE_BIGK_ASSOCIATIVITY |
  984.                L2_CACHE_BIGK_FRAGMENT_SIZE(6));
  985.         /* setup context0 */
  986.         WREG32(VM_CONTEXT0_PAGE_TABLE_START_ADDR, rdev->mc.gtt_start >> 12);
  987.         WREG32(VM_CONTEXT0_PAGE_TABLE_END_ADDR, rdev->mc.gtt_end >> 12);
  988.         WREG32(VM_CONTEXT0_PAGE_TABLE_BASE_ADDR, rdev->gart.table_addr >> 12);
  989.         WREG32(VM_CONTEXT0_PROTECTION_FAULT_DEFAULT_ADDR,
  990.                         (u32)(rdev->dummy_page.addr >> 12));
  991.         WREG32(VM_CONTEXT0_CNTL2, 0);
  992.         WREG32(VM_CONTEXT0_CNTL, ENABLE_CONTEXT | PAGE_TABLE_DEPTH(0) |
  993.                                 RANGE_PROTECTION_FAULT_ENABLE_DEFAULT);
  994.         /* disable context1-7 */
  995.         WREG32(VM_CONTEXT1_CNTL2, 0);
  996.         WREG32(VM_CONTEXT1_CNTL, 0);
  997.  
  998.         cayman_pcie_gart_tlb_flush(rdev);
  999.         rdev->gart.ready = true;
  1000.         return 0;
  1001. }
  1002.  
  1003. void cayman_pcie_gart_disable(struct radeon_device *rdev)
  1004. {
  1005.         int r;
  1006.  
  1007.         /* Disable all tables */
  1008.         WREG32(VM_CONTEXT0_CNTL, 0);
  1009.         WREG32(VM_CONTEXT1_CNTL, 0);
  1010.         /* Setup TLB control */
  1011.         WREG32(MC_VM_MX_L1_TLB_CNTL, ENABLE_L1_FRAGMENT_PROCESSING |
  1012.                SYSTEM_ACCESS_MODE_NOT_IN_SYS |
  1013.                SYSTEM_APERTURE_UNMAPPED_ACCESS_PASS_THRU);
  1014.         /* Setup L2 cache */
  1015.         WREG32(VM_L2_CNTL, ENABLE_L2_PTE_CACHE_LRU_UPDATE_BY_WRITE |
  1016.                ENABLE_L2_PDE0_CACHE_LRU_UPDATE_BY_WRITE |
  1017.                EFFECTIVE_L2_QUEUE_SIZE(7) |
  1018.                CONTEXT1_IDENTITY_ACCESS_MODE(1));
  1019.         WREG32(VM_L2_CNTL2, 0);
  1020.         WREG32(VM_L2_CNTL3, L2_CACHE_BIGK_ASSOCIATIVITY |
  1021.                L2_CACHE_BIGK_FRAGMENT_SIZE(6));
  1022.         if (rdev->gart.table.vram.robj) {
  1023.                 r = radeon_bo_reserve(rdev->gart.table.vram.robj, false);
  1024.                 if (likely(r == 0)) {
  1025.                         radeon_bo_kunmap(rdev->gart.table.vram.robj);
  1026.                         radeon_bo_unpin(rdev->gart.table.vram.robj);
  1027.                         radeon_bo_unreserve(rdev->gart.table.vram.robj);
  1028.                 }
  1029.         }
  1030. }
  1031.  
  1032. void cayman_pcie_gart_fini(struct radeon_device *rdev)
  1033. {
  1034.         cayman_pcie_gart_disable(rdev);
  1035.         radeon_gart_table_vram_free(rdev);
  1036.         radeon_gart_fini(rdev);
  1037. }
  1038.  
  1039. /*
  1040.  * CP.
  1041.  */
  1042. static void cayman_cp_enable(struct radeon_device *rdev, bool enable)
  1043. {
  1044.         if (enable)
  1045.                 WREG32(CP_ME_CNTL, 0);
  1046.         else {
  1047.                 radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size);
  1048.                 WREG32(CP_ME_CNTL, (CP_ME_HALT | CP_PFP_HALT));
  1049.                 WREG32(SCRATCH_UMSK, 0);
  1050.         }
  1051. }
  1052.  
  1053. static int cayman_cp_load_microcode(struct radeon_device *rdev)
  1054. {
  1055.         const __be32 *fw_data;
  1056.         int i;
  1057.  
  1058.         if (!rdev->me_fw || !rdev->pfp_fw)
  1059.                 return -EINVAL;
  1060.  
  1061.         cayman_cp_enable(rdev, false);
  1062.  
  1063.         fw_data = (const __be32 *)rdev->pfp_fw->data;
  1064.         WREG32(CP_PFP_UCODE_ADDR, 0);
  1065.         for (i = 0; i < CAYMAN_PFP_UCODE_SIZE; i++)
  1066.                 WREG32(CP_PFP_UCODE_DATA, be32_to_cpup(fw_data++));
  1067.         WREG32(CP_PFP_UCODE_ADDR, 0);
  1068.  
  1069.         fw_data = (const __be32 *)rdev->me_fw->data;
  1070.         WREG32(CP_ME_RAM_WADDR, 0);
  1071.         for (i = 0; i < CAYMAN_PM4_UCODE_SIZE; i++)
  1072.                 WREG32(CP_ME_RAM_DATA, be32_to_cpup(fw_data++));
  1073.  
  1074.         WREG32(CP_PFP_UCODE_ADDR, 0);
  1075.         WREG32(CP_ME_RAM_WADDR, 0);
  1076.         WREG32(CP_ME_RAM_RADDR, 0);
  1077.         return 0;
  1078. }
  1079.  
  1080. static int cayman_cp_start(struct radeon_device *rdev)
  1081. {
  1082.         int r, i;
  1083.  
  1084.         r = radeon_ring_lock(rdev, 7);
  1085.         if (r) {
  1086.                 DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
  1087.                 return r;
  1088.         }
  1089.         radeon_ring_write(rdev, PACKET3(PACKET3_ME_INITIALIZE, 5));
  1090.         radeon_ring_write(rdev, 0x1);
  1091.         radeon_ring_write(rdev, 0x0);
  1092.         radeon_ring_write(rdev, rdev->config.cayman.max_hw_contexts - 1);
  1093.         radeon_ring_write(rdev, PACKET3_ME_INITIALIZE_DEVICE_ID(1));
  1094.         radeon_ring_write(rdev, 0);
  1095.         radeon_ring_write(rdev, 0);
  1096.         radeon_ring_unlock_commit(rdev);
  1097.  
  1098.         cayman_cp_enable(rdev, true);
  1099.  
  1100.         r = radeon_ring_lock(rdev, cayman_default_size + 19);
  1101.         if (r) {
  1102.                 DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
  1103.                 return r;
  1104.         }
  1105.  
  1106.         /* setup clear context state */
  1107.         radeon_ring_write(rdev, PACKET3(PACKET3_PREAMBLE_CNTL, 0));
  1108.         radeon_ring_write(rdev, PACKET3_PREAMBLE_BEGIN_CLEAR_STATE);
  1109.  
  1110.         for (i = 0; i < cayman_default_size; i++)
  1111.                 radeon_ring_write(rdev, cayman_default_state[i]);
  1112.  
  1113.         radeon_ring_write(rdev, PACKET3(PACKET3_PREAMBLE_CNTL, 0));
  1114.         radeon_ring_write(rdev, PACKET3_PREAMBLE_END_CLEAR_STATE);
  1115.  
  1116.         /* set clear context state */
  1117.         radeon_ring_write(rdev, PACKET3(PACKET3_CLEAR_STATE, 0));
  1118.         radeon_ring_write(rdev, 0);
  1119.  
  1120.         /* SQ_VTX_BASE_VTX_LOC */
  1121.         radeon_ring_write(rdev, 0xc0026f00);
  1122.         radeon_ring_write(rdev, 0x00000000);
  1123.         radeon_ring_write(rdev, 0x00000000);
  1124.         radeon_ring_write(rdev, 0x00000000);
  1125.  
  1126.         /* Clear consts */
  1127.         radeon_ring_write(rdev, 0xc0036f00);
  1128.         radeon_ring_write(rdev, 0x00000bc4);
  1129.         radeon_ring_write(rdev, 0xffffffff);
  1130.         radeon_ring_write(rdev, 0xffffffff);
  1131.         radeon_ring_write(rdev, 0xffffffff);
  1132.  
  1133.         radeon_ring_write(rdev, 0xc0026900);
  1134.         radeon_ring_write(rdev, 0x00000316);
  1135.         radeon_ring_write(rdev, 0x0000000e); /* VGT_VERTEX_REUSE_BLOCK_CNTL */
  1136.         radeon_ring_write(rdev, 0x00000010); /*  */
  1137.  
  1138.         radeon_ring_unlock_commit(rdev);
  1139.  
  1140.         /* XXX init other rings */
  1141.  
  1142.         return 0;
  1143. }
  1144.  
  1145. static void cayman_cp_fini(struct radeon_device *rdev)
  1146. {
  1147.         cayman_cp_enable(rdev, false);
  1148.         radeon_ring_fini(rdev);
  1149. }
  1150.  
  1151. int cayman_cp_resume(struct radeon_device *rdev)
  1152. {
  1153.         u32 tmp;
  1154.         u32 rb_bufsz;
  1155.         int r;
  1156.  
  1157.         /* Reset cp; if cp is reset, then PA, SH, VGT also need to be reset */
  1158.         WREG32(GRBM_SOFT_RESET, (SOFT_RESET_CP |
  1159.                                  SOFT_RESET_PA |
  1160.                                  SOFT_RESET_SH |
  1161.                                  SOFT_RESET_VGT |
  1162.                                  SOFT_RESET_SX));
  1163.         RREG32(GRBM_SOFT_RESET);
  1164.         mdelay(15);
  1165.         WREG32(GRBM_SOFT_RESET, 0);
  1166.         RREG32(GRBM_SOFT_RESET);
  1167.  
  1168.         WREG32(CP_SEM_WAIT_TIMER, 0x4);
  1169.  
  1170.         /* Set the write pointer delay */
  1171.         WREG32(CP_RB_WPTR_DELAY, 0);
  1172.  
  1173.         WREG32(CP_DEBUG, (1 << 27));
  1174.  
  1175.         /* ring 0 - compute and gfx */
  1176.         /* Set ring buffer size */
  1177.         rb_bufsz = drm_order(rdev->cp.ring_size / 8);
  1178.         tmp = (drm_order(RADEON_GPU_PAGE_SIZE/8) << 8) | rb_bufsz;
  1179. #ifdef __BIG_ENDIAN
  1180.         tmp |= BUF_SWAP_32BIT;
  1181. #endif
  1182.         WREG32(CP_RB0_CNTL, tmp);
  1183.  
  1184.         /* Initialize the ring buffer's read and write pointers */
  1185.         WREG32(CP_RB0_CNTL, tmp | RB_RPTR_WR_ENA);
  1186.         WREG32(CP_RB0_WPTR, 0);
  1187.  
  1188.         /* set the wb address wether it's enabled or not */
  1189.         WREG32(CP_RB0_RPTR_ADDR, (rdev->wb.gpu_addr + RADEON_WB_CP_RPTR_OFFSET) & 0xFFFFFFFC);
  1190.         WREG32(CP_RB0_RPTR_ADDR_HI, upper_32_bits(rdev->wb.gpu_addr + RADEON_WB_CP_RPTR_OFFSET) & 0xFF);
  1191.         WREG32(SCRATCH_ADDR, ((rdev->wb.gpu_addr + RADEON_WB_SCRATCH_OFFSET) >> 8) & 0xFFFFFFFF);
  1192.  
  1193.         if (rdev->wb.enabled)
  1194.                 WREG32(SCRATCH_UMSK, 0xff);
  1195.         else {
  1196.                 tmp |= RB_NO_UPDATE;
  1197.                 WREG32(SCRATCH_UMSK, 0);
  1198.         }
  1199.  
  1200.         mdelay(1);
  1201.         WREG32(CP_RB0_CNTL, tmp);
  1202.  
  1203.         WREG32(CP_RB0_BASE, rdev->cp.gpu_addr >> 8);
  1204.  
  1205.         rdev->cp.rptr = RREG32(CP_RB0_RPTR);
  1206.         rdev->cp.wptr = RREG32(CP_RB0_WPTR);
  1207.  
  1208.         /* ring1  - compute only */
  1209.         /* Set ring buffer size */
  1210.         rb_bufsz = drm_order(rdev->cp1.ring_size / 8);
  1211.         tmp = (drm_order(RADEON_GPU_PAGE_SIZE/8) << 8) | rb_bufsz;
  1212. #ifdef __BIG_ENDIAN
  1213.         tmp |= BUF_SWAP_32BIT;
  1214. #endif
  1215.         WREG32(CP_RB1_CNTL, tmp);
  1216.  
  1217.         /* Initialize the ring buffer's read and write pointers */
  1218.         WREG32(CP_RB1_CNTL, tmp | RB_RPTR_WR_ENA);
  1219.         WREG32(CP_RB1_WPTR, 0);
  1220.  
  1221.         /* set the wb address wether it's enabled or not */
  1222.         WREG32(CP_RB1_RPTR_ADDR, (rdev->wb.gpu_addr + RADEON_WB_CP1_RPTR_OFFSET) & 0xFFFFFFFC);
  1223.         WREG32(CP_RB1_RPTR_ADDR_HI, upper_32_bits(rdev->wb.gpu_addr + RADEON_WB_CP1_RPTR_OFFSET) & 0xFF);
  1224.  
  1225.         mdelay(1);
  1226.         WREG32(CP_RB1_CNTL, tmp);
  1227.  
  1228.         WREG32(CP_RB1_BASE, rdev->cp1.gpu_addr >> 8);
  1229.  
  1230.         rdev->cp1.rptr = RREG32(CP_RB1_RPTR);
  1231.         rdev->cp1.wptr = RREG32(CP_RB1_WPTR);
  1232.  
  1233.         /* ring2 - compute only */
  1234.         /* Set ring buffer size */
  1235.         rb_bufsz = drm_order(rdev->cp2.ring_size / 8);
  1236.         tmp = (drm_order(RADEON_GPU_PAGE_SIZE/8) << 8) | rb_bufsz;
  1237. #ifdef __BIG_ENDIAN
  1238.         tmp |= BUF_SWAP_32BIT;
  1239. #endif
  1240.         WREG32(CP_RB2_CNTL, tmp);
  1241.  
  1242.         /* Initialize the ring buffer's read and write pointers */
  1243.         WREG32(CP_RB2_CNTL, tmp | RB_RPTR_WR_ENA);
  1244.         WREG32(CP_RB2_WPTR, 0);
  1245.  
  1246.         /* set the wb address wether it's enabled or not */
  1247.         WREG32(CP_RB2_RPTR_ADDR, (rdev->wb.gpu_addr + RADEON_WB_CP2_RPTR_OFFSET) & 0xFFFFFFFC);
  1248.         WREG32(CP_RB2_RPTR_ADDR_HI, upper_32_bits(rdev->wb.gpu_addr + RADEON_WB_CP2_RPTR_OFFSET) & 0xFF);
  1249.  
  1250.         mdelay(1);
  1251.         WREG32(CP_RB2_CNTL, tmp);
  1252.  
  1253.         WREG32(CP_RB2_BASE, rdev->cp2.gpu_addr >> 8);
  1254.  
  1255.         rdev->cp2.rptr = RREG32(CP_RB2_RPTR);
  1256.         rdev->cp2.wptr = RREG32(CP_RB2_WPTR);
  1257.  
  1258.         /* start the rings */
  1259.         cayman_cp_start(rdev);
  1260.         rdev->cp.ready = true;
  1261.         rdev->cp1.ready = true;
  1262.         rdev->cp2.ready = true;
  1263.         /* this only test cp0 */
  1264.         r = radeon_ring_test(rdev);
  1265.         if (r) {
  1266.                 rdev->cp.ready = false;
  1267.                 rdev->cp1.ready = false;
  1268.                 rdev->cp2.ready = false;
  1269.                 return r;
  1270.         }
  1271.  
  1272.         return 0;
  1273. }
  1274.  
  1275. bool cayman_gpu_is_lockup(struct radeon_device *rdev)
  1276. {
  1277.         u32 srbm_status;
  1278.         u32 grbm_status;
  1279.         u32 grbm_status_se0, grbm_status_se1;
  1280.         struct r100_gpu_lockup *lockup = &rdev->config.cayman.lockup;
  1281.         int r;
  1282.  
  1283.         srbm_status = RREG32(SRBM_STATUS);
  1284.         grbm_status = RREG32(GRBM_STATUS);
  1285.         grbm_status_se0 = RREG32(GRBM_STATUS_SE0);
  1286.         grbm_status_se1 = RREG32(GRBM_STATUS_SE1);
  1287.         if (!(grbm_status & GUI_ACTIVE)) {
  1288.                 r100_gpu_lockup_update(lockup, &rdev->cp);
  1289.                 return false;
  1290.         }
  1291.         /* force CP activities */
  1292.         r = radeon_ring_lock(rdev, 2);
  1293.         if (!r) {
  1294.                 /* PACKET2 NOP */
  1295.                 radeon_ring_write(rdev, 0x80000000);
  1296.                 radeon_ring_write(rdev, 0x80000000);
  1297.                 radeon_ring_unlock_commit(rdev);
  1298.         }
  1299.         /* XXX deal with CP0,1,2 */
  1300.         rdev->cp.rptr = RREG32(CP_RB0_RPTR);
  1301.         return r100_gpu_cp_is_lockup(rdev, lockup, &rdev->cp);
  1302. }
  1303.  
  1304. static int cayman_gpu_soft_reset(struct radeon_device *rdev)
  1305. {
  1306.         struct evergreen_mc_save save;
  1307.         u32 grbm_reset = 0;
  1308.  
  1309.         if (!(RREG32(GRBM_STATUS) & GUI_ACTIVE))
  1310.                 return 0;
  1311.  
  1312.         dev_info(rdev->dev, "GPU softreset \n");
  1313.         dev_info(rdev->dev, "  GRBM_STATUS=0x%08X\n",
  1314.                 RREG32(GRBM_STATUS));
  1315.         dev_info(rdev->dev, "  GRBM_STATUS_SE0=0x%08X\n",
  1316.                 RREG32(GRBM_STATUS_SE0));
  1317.         dev_info(rdev->dev, "  GRBM_STATUS_SE1=0x%08X\n",
  1318.                 RREG32(GRBM_STATUS_SE1));
  1319.         dev_info(rdev->dev, "  SRBM_STATUS=0x%08X\n",
  1320.                 RREG32(SRBM_STATUS));
  1321.         evergreen_mc_stop(rdev, &save);
  1322.         if (evergreen_mc_wait_for_idle(rdev)) {
  1323.                 dev_warn(rdev->dev, "Wait for MC idle timedout !\n");
  1324.         }
  1325.         /* Disable CP parsing/prefetching */
  1326.         WREG32(CP_ME_CNTL, CP_ME_HALT | CP_PFP_HALT);
  1327.  
  1328.         /* reset all the gfx blocks */
  1329.         grbm_reset = (SOFT_RESET_CP |
  1330.                       SOFT_RESET_CB |
  1331.                       SOFT_RESET_DB |
  1332.                       SOFT_RESET_GDS |
  1333.                       SOFT_RESET_PA |
  1334.                       SOFT_RESET_SC |
  1335.                       SOFT_RESET_SPI |
  1336.                       SOFT_RESET_SH |
  1337.                       SOFT_RESET_SX |
  1338.                       SOFT_RESET_TC |
  1339.                       SOFT_RESET_TA |
  1340.                       SOFT_RESET_VGT |
  1341.                       SOFT_RESET_IA);
  1342.  
  1343.         dev_info(rdev->dev, "  GRBM_SOFT_RESET=0x%08X\n", grbm_reset);
  1344.         WREG32(GRBM_SOFT_RESET, grbm_reset);
  1345.         (void)RREG32(GRBM_SOFT_RESET);
  1346.         udelay(50);
  1347.         WREG32(GRBM_SOFT_RESET, 0);
  1348.         (void)RREG32(GRBM_SOFT_RESET);
  1349.         /* Wait a little for things to settle down */
  1350.         udelay(50);
  1351.         dev_info(rdev->dev, "  GRBM_STATUS=0x%08X\n",
  1352.                 RREG32(GRBM_STATUS));
  1353.         dev_info(rdev->dev, "  GRBM_STATUS_SE0=0x%08X\n",
  1354.                 RREG32(GRBM_STATUS_SE0));
  1355.         dev_info(rdev->dev, "  GRBM_STATUS_SE1=0x%08X\n",
  1356.                 RREG32(GRBM_STATUS_SE1));
  1357.         dev_info(rdev->dev, "  SRBM_STATUS=0x%08X\n",
  1358.                 RREG32(SRBM_STATUS));
  1359.         evergreen_mc_resume(rdev, &save);
  1360.         return 0;
  1361. }
  1362.  
  1363. int cayman_asic_reset(struct radeon_device *rdev)
  1364. {
  1365.         return cayman_gpu_soft_reset(rdev);
  1366. }
  1367.  
  1368. static int cayman_startup(struct radeon_device *rdev)
  1369. {
  1370.         int r;
  1371.  
  1372.         if (!rdev->me_fw || !rdev->pfp_fw || !rdev->rlc_fw || !rdev->mc_fw) {
  1373.                 r = ni_init_microcode(rdev);
  1374.                 if (r) {
  1375.                         DRM_ERROR("Failed to load firmware!\n");
  1376.                         return r;
  1377.                 }
  1378.         }
  1379.         r = ni_mc_load_microcode(rdev);
  1380.         if (r) {
  1381.                 DRM_ERROR("Failed to load MC firmware!\n");
  1382.                 return r;
  1383.         }
  1384.  
  1385.         evergreen_mc_program(rdev);
  1386.         r = cayman_pcie_gart_enable(rdev);
  1387.         if (r)
  1388.                 return r;
  1389.         cayman_gpu_init(rdev);
  1390.  
  1391.         r = evergreen_blit_init(rdev);
  1392.         if (r) {
  1393.                 evergreen_blit_fini(rdev);
  1394.                 rdev->asic->copy = NULL;
  1395.                 dev_warn(rdev->dev, "failed blitter (%d) falling back to memcpy\n", r);
  1396.         }
  1397.  
  1398.         /* allocate wb buffer */
  1399.         r = radeon_wb_init(rdev);
  1400.         if (r)
  1401.                 return r;
  1402.  
  1403.         /* Enable IRQ */
  1404.         r = r600_irq_init(rdev);
  1405.         if (r) {
  1406.                 DRM_ERROR("radeon: IH init failed (%d).\n", r);
  1407.                 radeon_irq_kms_fini(rdev);
  1408.                 return r;
  1409.         }
  1410.         evergreen_irq_set(rdev);
  1411.  
  1412.         r = radeon_ring_init(rdev, rdev->cp.ring_size);
  1413.         if (r)
  1414.                 return r;
  1415.         r = cayman_cp_load_microcode(rdev);
  1416.         if (r)
  1417.                 return r;
  1418.         r = cayman_cp_resume(rdev);
  1419.         if (r)
  1420.                 return r;
  1421.  
  1422.         return 0;
  1423. }
  1424.  
  1425. int cayman_resume(struct radeon_device *rdev)
  1426. {
  1427.         int r;
  1428.  
  1429.         /* Do not reset GPU before posting, on rv770 hw unlike on r500 hw,
  1430.          * posting will perform necessary task to bring back GPU into good
  1431.          * shape.
  1432.          */
  1433.         /* post card */
  1434.         atom_asic_init(rdev->mode_info.atom_context);
  1435.  
  1436.         r = cayman_startup(rdev);
  1437.         if (r) {
  1438.                 DRM_ERROR("cayman startup failed on resume\n");
  1439.                 return r;
  1440.         }
  1441.  
  1442.         r = r600_ib_test(rdev);
  1443.         if (r) {
  1444.                 DRM_ERROR("radeon: failled testing IB (%d).\n", r);
  1445.                 return r;
  1446.         }
  1447.  
  1448.         return r;
  1449.  
  1450. }
  1451.  
  1452. int cayman_suspend(struct radeon_device *rdev)
  1453. {
  1454.         int r;
  1455.  
  1456.         /* FIXME: we should wait for ring to be empty */
  1457.         cayman_cp_enable(rdev, false);
  1458.         rdev->cp.ready = false;
  1459.         evergreen_irq_suspend(rdev);
  1460.         radeon_wb_disable(rdev);
  1461.         cayman_pcie_gart_disable(rdev);
  1462.  
  1463.         /* unpin shaders bo */
  1464.         r = radeon_bo_reserve(rdev->r600_blit.shader_obj, false);
  1465.         if (likely(r == 0)) {
  1466.                 radeon_bo_unpin(rdev->r600_blit.shader_obj);
  1467.                 radeon_bo_unreserve(rdev->r600_blit.shader_obj);
  1468.         }
  1469.  
  1470.         return 0;
  1471. }
  1472.  
  1473. /* Plan is to move initialization in that function and use
  1474.  * helper function so that radeon_device_init pretty much
  1475.  * do nothing more than calling asic specific function. This
  1476.  * should also allow to remove a bunch of callback function
  1477.  * like vram_info.
  1478.  */
  1479. int cayman_init(struct radeon_device *rdev)
  1480. {
  1481.         int r;
  1482.  
  1483.         /* This don't do much */
  1484.         r = radeon_gem_init(rdev);
  1485.         if (r)
  1486.                 return r;
  1487.         /* Read BIOS */
  1488.         if (!radeon_get_bios(rdev)) {
  1489.                 if (ASIC_IS_AVIVO(rdev))
  1490.                         return -EINVAL;
  1491.         }
  1492.         /* Must be an ATOMBIOS */
  1493.         if (!rdev->is_atom_bios) {
  1494.                 dev_err(rdev->dev, "Expecting atombios for cayman GPU\n");
  1495.                 return -EINVAL;
  1496.         }
  1497.         r = radeon_atombios_init(rdev);
  1498.         if (r)
  1499.                 return r;
  1500.  
  1501.         /* Post card if necessary */
  1502.         if (!radeon_card_posted(rdev)) {
  1503.                 if (!rdev->bios) {
  1504.                         dev_err(rdev->dev, "Card not posted and no BIOS - ignoring\n");
  1505.                         return -EINVAL;
  1506.                 }
  1507.                 DRM_INFO("GPU not posted. posting now...\n");
  1508.                 atom_asic_init(rdev->mode_info.atom_context);
  1509.         }
  1510.         /* Initialize scratch registers */
  1511.         r600_scratch_init(rdev);
  1512.         /* Initialize surface registers */
  1513.         radeon_surface_init(rdev);
  1514.         /* Initialize clocks */
  1515.         radeon_get_clock_info(rdev->ddev);
  1516.         /* Fence driver */
  1517.         r = radeon_fence_driver_init(rdev);
  1518.         if (r)
  1519.                 return r;
  1520.         /* initialize memory controller */
  1521.         r = evergreen_mc_init(rdev);
  1522.         if (r)
  1523.                 return r;
  1524.         /* Memory manager */
  1525.         r = radeon_bo_init(rdev);
  1526.         if (r)
  1527.                 return r;
  1528.  
  1529.         r = radeon_irq_kms_init(rdev);
  1530.         if (r)
  1531.                 return r;
  1532.  
  1533.         rdev->cp.ring_obj = NULL;
  1534.         r600_ring_init(rdev, 1024 * 1024);
  1535.  
  1536.         rdev->ih.ring_obj = NULL;
  1537.         r600_ih_ring_init(rdev, 64 * 1024);
  1538.  
  1539.         r = r600_pcie_gart_init(rdev);
  1540.         if (r)
  1541.                 return r;
  1542.  
  1543.         rdev->accel_working = true;
  1544.         r = cayman_startup(rdev);
  1545.         if (r) {
  1546.                 dev_err(rdev->dev, "disabling GPU acceleration\n");
  1547.                 cayman_cp_fini(rdev);
  1548.                 r600_irq_fini(rdev);
  1549.                 radeon_wb_fini(rdev);
  1550.                 radeon_irq_kms_fini(rdev);
  1551.                 cayman_pcie_gart_fini(rdev);
  1552.                 rdev->accel_working = false;
  1553.         }
  1554.         if (rdev->accel_working) {
  1555.                 r = radeon_ib_pool_init(rdev);
  1556.                 if (r) {
  1557.                         DRM_ERROR("radeon: failed initializing IB pool (%d).\n", r);
  1558.                         rdev->accel_working = false;
  1559.                 }
  1560.                 r = r600_ib_test(rdev);
  1561.                 if (r) {
  1562.                         DRM_ERROR("radeon: failed testing IB (%d).\n", r);
  1563.                         rdev->accel_working = false;
  1564.                 }
  1565.         }
  1566.  
  1567.         /* Don't start up if the MC ucode is missing.
  1568.          * The default clocks and voltages before the MC ucode
  1569.          * is loaded are not suffient for advanced operations.
  1570.          */
  1571.         if (!rdev->mc_fw) {
  1572.                 DRM_ERROR("radeon: MC ucode required for NI+.\n");
  1573.                 return -EINVAL;
  1574.         }
  1575.  
  1576.         return 0;
  1577. }
  1578.  
  1579. void cayman_fini(struct radeon_device *rdev)
  1580. {
  1581.         evergreen_blit_fini(rdev);
  1582.         cayman_cp_fini(rdev);
  1583.         r600_irq_fini(rdev);
  1584.         radeon_wb_fini(rdev);
  1585.         radeon_irq_kms_fini(rdev);
  1586.         cayman_pcie_gart_fini(rdev);
  1587.         radeon_gem_fini(rdev);
  1588.         radeon_fence_driver_fini(rdev);
  1589.         radeon_bo_fini(rdev);
  1590.         radeon_atombios_fini(rdev);
  1591.         kfree(rdev->bios);
  1592.         rdev->bios = NULL;
  1593. }
  1594. #endif
  1595.