Subversion Repositories Kolibri OS

Rev

Rev 4293 | Rev 4539 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. #include <drm/drmP.h>
  2. #include <drm.h>
  3. #include <drm/i915_drm.h>
  4. #include "i915_drv.h"
  5. //#include "intel_drv.h"
  6.  
  7. #include <linux/kernel.h>
  8. #include <linux/module.h>
  9. #include <linux/mod_devicetable.h>
  10. #include <errno-base.h>
  11. #include <linux/pci.h>
  12. #include <syscall.h>
  13.  
  14. #include "bitmap.h"
  15.  
  16. struct pci_device {
  17.     uint16_t    domain;
  18.     uint8_t     bus;
  19.     uint8_t     dev;
  20.     uint8_t     func;
  21.     uint16_t    vendor_id;
  22.     uint16_t    device_id;
  23.     uint16_t    subvendor_id;
  24.     uint16_t    subdevice_id;
  25.     uint32_t    device_class;
  26.     uint8_t     revision;
  27. };
  28.  
  29. struct drm_device *main_device;
  30. struct drm_file   *drm_file_handlers[256];
  31. videomode_t usermode;
  32.  
  33. void cpu_detect();
  34.  
  35. int _stdcall display_handler(ioctl_t *io);
  36. int init_agp(void);
  37.  
  38. int srv_blit_bitmap(u32 hbitmap, int  dst_x, int dst_y,
  39.                int src_x, int src_y, u32 w, u32 h);
  40.  
  41. int blit_textured(u32 hbitmap, int  dst_x, int dst_y,
  42.                int src_x, int src_y, u32 w, u32 h);
  43.  
  44. int blit_tex(u32 hbitmap, int  dst_x, int dst_y,
  45.              int src_x, int src_y, u32 w, u32 h);
  46.  
  47. void get_pci_info(struct pci_device *dev);
  48. int i915_getparam(struct drm_device *dev, void *data,
  49.              struct drm_file *file_priv);
  50.  
  51. int i915_mask_update(struct drm_device *dev, void *data,
  52.             struct drm_file *file);
  53.  
  54. struct cmdtable cmdtable[]= {
  55.     CMDENTRY("-pm=", i915_powersave),
  56.     CMDENTRY("-rc6=", i915_enable_rc6),
  57.     CMDENTRY("-fbc=", i915_enable_fbc),
  58.     CMDENTRY("-ppgt=", i915_enable_ppgtt),
  59.     CMDENTRY("-pc8=", i915_enable_pc8),
  60.     {NULL, 0}
  61. };
  62.  
  63.  
  64. static char  log[256];
  65.  
  66. struct workqueue_struct *system_wq;
  67. int driver_wq_state;
  68.  
  69. int x86_clflush_size;
  70. unsigned int tsc_khz;
  71.  
  72. int i915_modeset = 1;
  73.  
  74. typedef union __attribute__((packed))
  75. {
  76.     uint32_t val;
  77.     struct
  78.     {
  79.         uint8_t   state;
  80.         uint8_t   code;
  81.         uint16_t  ctrl_key;
  82.     };
  83. }oskey_t;
  84.  
  85. static inline oskey_t get_key(void)
  86. {
  87.     oskey_t val;
  88.     asm volatile("int $0x40":"=a"(val):"a"(2));
  89.     return val;
  90. };
  91.  
  92. void i915_dpms(struct drm_device *dev, int mode);
  93.  
  94. void i915_driver_thread()
  95. {
  96.     struct drm_i915_private *dev_priv = main_device->dev_private;
  97.     struct workqueue_struct *cwq = dev_priv->wq;
  98.     static int dpms = 1;
  99.     static int dpms_lock = 0;
  100.     oskey_t   key;
  101.     unsigned long irqflags;
  102.     int tmp;
  103.  
  104.     printf("%s\n",__FUNCTION__);
  105.  
  106.     asm volatile("int $0x40":"=a"(tmp):"a"(66),"b"(1),"c"(1));
  107.     asm volatile("int $0x40":"=a"(tmp):"a"(66),"b"(4),"c"(0x46),"d"(0x330));
  108.     asm volatile("int $0x40":"=a"(tmp):"a"(66),"b"(4),"c"(0xC6),"d"(0x330));
  109.  
  110.     while(driver_wq_state != 0)
  111.     {
  112.         key = get_key();
  113.  
  114.         if( (key.val != 1) && (key.state == 0x02))
  115.         {
  116.             if(key.code == 0x46 && dpms_lock == 0)
  117.             {
  118.                 dpms_lock = 1;
  119.                 if(dpms == 1)
  120.                 {
  121.                     i915_dpms(main_device, DRM_MODE_DPMS_OFF);
  122.                     printf("dpms off\n");
  123.                 }
  124.                 else
  125.                 {
  126.                     i915_dpms(main_device, DRM_MODE_DPMS_ON);
  127.                     printf("dpms on\n");
  128.                 };
  129.                 dpms ^= 1;
  130.                 }
  131.             else if(key.code == 0xC6)
  132.                 dpms_lock = 0;
  133.         };
  134.  
  135.         spin_lock_irqsave(&cwq->lock, irqflags);
  136.  
  137.         while (!list_empty(&cwq->worklist))
  138.         {
  139.             struct work_struct *work = list_entry(cwq->worklist.next,
  140.                                         struct work_struct, entry);
  141.             work_func_t f = work->func;
  142.             list_del_init(cwq->worklist.next);
  143.  
  144.             spin_unlock_irqrestore(&cwq->lock, irqflags);
  145.             f(work);
  146.             spin_lock_irqsave(&cwq->lock, irqflags);
  147.         }
  148.  
  149.         spin_unlock_irqrestore(&cwq->lock, irqflags);
  150.  
  151.         delay(1);
  152.     };
  153.  
  154.     asm volatile ("int $0x40"::"a"(-1));
  155. }
  156.  
  157. u32_t  __attribute__((externally_visible)) drvEntry(int action, char *cmdline)
  158. {
  159.     int err = 0;
  160.  
  161.     if(action != 1)
  162.     {
  163.         driver_wq_state = 0;
  164.         return 0;
  165.     };
  166.  
  167.     if( GetService("DISPLAY") != 0 )
  168.         return 0;
  169.  
  170.     printf("\ni915 v3.12.5 build %s %s\nusage: i915 [options]\n"
  171.            "-pm=<0,1>     Enable powersavings, fbc, downclocking, etc. (default: 0 - false)\n",
  172.            __DATE__, __TIME__);
  173.     printf("-rc6=<-1,0-7> Enable power-saving render C-state 6.\n"
  174.            "              Different stages can be selected via bitmask values\n"
  175.            "              (0 = disable; 1 = enable rc6; 2 = enable deep rc6; 4 = enable deepest rc6).\n"
  176.            "              For example, 3 would enable rc6 and deep rc6, and 7 would enable everything.\n"
  177.            "              default: -1 (use per-chip default)\n");
  178.     printf("-fbc=<-1,0,1> Enable frame buffer compression for power savings\n"
  179.            "              (default: 0 - false)\n");
  180.     printf("-ppgt=<0,1>   Enable PPGTT (default: 0 - false)\n");
  181.     printf("-pc8=<0,1>    Enable support for low power package C states (PC8+) (default: 0 - false)\n");
  182.     printf("-l<path>      path to log file\n");
  183.     printf("-m<WxHxHz>    set videomode\n");
  184.  
  185.     if( cmdline && *cmdline )
  186.         parse_cmdline(cmdline, cmdtable, log, &usermode);
  187.  
  188.     if( *log && !dbg_open(log))
  189.         {
  190.             printf("Can't open %s\nExit\n", log);
  191.             return 0;
  192.     }
  193.  
  194.     cpu_detect();
  195. //    dbgprintf("\ncache line size %d\n", x86_clflush_size);
  196.  
  197.     enum_pci_devices();
  198.  
  199.     err = i915_init();
  200.     if(err)
  201.     {
  202.         dbgprintf("Epic Fail :(\n");
  203.         return 0;
  204.     };
  205.  
  206.     init_display_kms(main_device, &usermode);
  207.  
  208.     err = RegService("DISPLAY", display_handler);
  209.  
  210.     if( err != 0)
  211.         dbgprintf("Set DISPLAY handler\n");
  212.  
  213.     driver_wq_state = 1;
  214.  
  215.     CreateKernelThread(i915_driver_thread);
  216.  
  217.     return err;
  218. };
  219.  
  220.  
  221. #define CURRENT_API     0x0200      /*      2.00     */
  222. #define COMPATIBLE_API  0x0100      /*      1.00     */
  223.  
  224. #define API_VERSION     (COMPATIBLE_API << 16) | CURRENT_API
  225. #define DISPLAY_VERSION  API_VERSION
  226.  
  227.  
  228. #define SRV_GETVERSION          0
  229. #define SRV_ENUM_MODES          1
  230. #define SRV_SET_MODE            2
  231. #define SRV_GET_CAPS            3
  232.  
  233. #define SRV_CREATE_SURFACE      10
  234. #define SRV_DESTROY_SURFACE     11
  235. #define SRV_LOCK_SURFACE        12
  236. #define SRV_UNLOCK_SURFACE      13
  237. #define SRV_RESIZE_SURFACE      14
  238. #define SRV_BLIT_BITMAP         15
  239. #define SRV_BLIT_TEXTURE        16
  240. #define SRV_BLIT_VIDEO          17
  241.  
  242.  
  243. #define SRV_GET_PCI_INFO            20
  244. #define SRV_I915_GET_PARAM              21
  245. #define SRV_I915_GEM_CREATE         22
  246. #define SRV_DRM_GEM_CLOSE           23
  247. #define SRV_DRM_GEM_FLINK               24
  248. #define SRV_DRM_GEM_OPEN                25
  249. #define SRV_I915_GEM_PIN                26
  250. #define SRV_I915_GEM_UNPIN              27
  251. #define SRV_I915_GEM_SET_CACHING        28
  252. #define SRV_I915_GEM_PWRITE             29
  253. #define SRV_I915_GEM_BUSY               30
  254. #define SRV_I915_GEM_SET_DOMAIN         31
  255. #define SRV_I915_GEM_MMAP               32
  256. #define SRV_I915_GEM_SET_TILING         33
  257. #define SRV_I915_GEM_GET_TILING         34
  258. #define SRV_I915_GEM_GET_APERTURE       35
  259. #define SRV_I915_GEM_MMAP_GTT           36
  260. #define SRV_I915_GEM_THROTTLE           37
  261. #define SRV_I915_GEM_EXECBUFFER2        38
  262. #define SRV_I915_GEM_WAIT               39
  263. #define SRV_I915_GEM_CONTEXT_CREATE     40
  264. #define SRV_I915_GEM_CONTEXT_DESTROY    41
  265. #define SRV_I915_REG_READ               42
  266.  
  267. #define SRV_FBINFO                      43
  268. #define SRV_MASK_UPDATE                 44
  269.  
  270.  
  271. #define check_input(size) \
  272.     if( unlikely((inp==NULL)||(io->inp_size != (size))) )   \
  273.         break;
  274.  
  275. #define check_output(size) \
  276.     if( unlikely((outp==NULL)||(io->out_size != (size))) )   \
  277.         break;
  278.  
  279. int _stdcall display_handler(ioctl_t *io)
  280. {
  281.     struct drm_file *file;
  282.  
  283.     int    retval = -1;
  284.     u32_t *inp;
  285.     u32_t *outp;
  286.  
  287.     inp = io->input;
  288.     outp = io->output;
  289.  
  290.     file = drm_file_handlers[0];
  291.  
  292.     switch(io->io_code)
  293.     {
  294.         case SRV_GETVERSION:
  295.             check_output(4);
  296.             *outp  = DISPLAY_VERSION;
  297.             retval = 0;
  298.             break;
  299.  
  300.         case SRV_ENUM_MODES:
  301. //            dbgprintf("SRV_ENUM_MODES inp %x inp_size %x out_size %x\n",
  302. //                       inp, io->inp_size, io->out_size );
  303.             check_output(4);
  304. //            check_input(*outp * sizeof(videomode_t));
  305.             if( i915_modeset)
  306.                 retval = get_videomodes((videomode_t*)inp, outp);
  307.             break;
  308.  
  309.         case SRV_SET_MODE:
  310. //            dbgprintf("SRV_SET_MODE inp %x inp_size %x\n",
  311. //                       inp, io->inp_size);
  312.             check_input(sizeof(videomode_t));
  313.             if( i915_modeset )
  314.                 retval = set_user_mode((videomode_t*)inp);
  315.             break;
  316.  
  317.         case SRV_GET_CAPS:
  318.             retval = get_driver_caps((hwcaps_t*)inp);
  319.             break;
  320.  
  321.         case SRV_CREATE_SURFACE:
  322. //            check_input(8);
  323. //            retval = create_surface(main_device, (struct io_call_10*)inp);
  324.             break;
  325.  
  326.         case SRV_LOCK_SURFACE:
  327. //            retval = lock_surface((struct io_call_12*)inp);
  328.             break;
  329.  
  330.         case SRV_RESIZE_SURFACE:
  331. //            retval = resize_surface((struct io_call_14*)inp);
  332.             break;
  333.  
  334.         case SRV_BLIT_BITMAP:
  335. //            srv_blit_bitmap( inp[0], inp[1], inp[2],
  336. //                        inp[3], inp[4], inp[5], inp[6]);
  337.  
  338. //            blit_tex( inp[0], inp[1], inp[2],
  339. //                    inp[3], inp[4], inp[5], inp[6]);
  340.  
  341.             break;
  342.  
  343.         case SRV_GET_PCI_INFO:
  344.             get_pci_info((struct pci_device *)inp);
  345.             retval = 0;
  346.             break;
  347.  
  348.         case SRV_I915_GET_PARAM:
  349.             retval = i915_getparam(main_device, inp, file);
  350.             break;
  351.  
  352.         case SRV_I915_GEM_CREATE:
  353.             retval = i915_gem_create_ioctl(main_device, inp, file);
  354.             break;
  355.  
  356.         case SRV_DRM_GEM_CLOSE:
  357.             retval = drm_gem_close_ioctl(main_device, inp, file);
  358.             break;
  359.  
  360.         case SRV_DRM_GEM_FLINK:
  361.             retval = drm_gem_flink_ioctl(main_device, inp, file);
  362.             break;
  363.  
  364.         case SRV_DRM_GEM_OPEN:
  365.             retval = drm_gem_open_ioctl(main_device, inp, file);
  366.             break;
  367.  
  368.         case SRV_I915_GEM_PIN:
  369.             retval = i915_gem_pin_ioctl(main_device, inp, file);
  370.             break;
  371.  
  372.         case SRV_I915_GEM_UNPIN:
  373.             retval = i915_gem_unpin_ioctl(main_device, inp, file);
  374.             break;
  375.  
  376.         case SRV_I915_GEM_SET_CACHING:
  377.             retval = i915_gem_set_caching_ioctl(main_device, inp, file);
  378.             break;
  379.  
  380.         case SRV_I915_GEM_PWRITE:
  381.             retval = i915_gem_pwrite_ioctl(main_device, inp, file);
  382.             break;
  383.  
  384.         case SRV_I915_GEM_BUSY:
  385.             retval = i915_gem_busy_ioctl(main_device, inp, file);
  386.             break;
  387.  
  388.         case SRV_I915_GEM_SET_DOMAIN:
  389.             retval = i915_gem_set_domain_ioctl(main_device, inp, file);
  390.             break;
  391.  
  392.         case SRV_I915_GEM_MMAP:
  393.             retval = i915_gem_mmap_ioctl(main_device, inp, file);
  394.             break;
  395.  
  396.         case SRV_I915_GEM_SET_TILING:
  397.             retval = i915_gem_set_tiling(main_device, inp, file);
  398.             break;
  399.  
  400.         case SRV_I915_GEM_GET_TILING:
  401.             retval = i915_gem_get_tiling(main_device, inp, file);
  402.             break;
  403.  
  404.         case SRV_I915_GEM_GET_APERTURE:
  405. //            printf("SRV_I915_GEM_GET_APERTURE ");
  406.             retval = i915_gem_get_aperture_ioctl(main_device, inp, file);
  407. //            printf(" retval=%d\n", retval);
  408.             break;
  409.  
  410.         case SRV_I915_GEM_MMAP_GTT:
  411.             retval = i915_gem_mmap_gtt_ioctl(main_device, inp, file);
  412.             break;
  413.  
  414.         case SRV_I915_GEM_THROTTLE:
  415.             retval = i915_gem_throttle_ioctl(main_device, inp, file);
  416.             break;
  417.  
  418.         case SRV_I915_GEM_EXECBUFFER2:
  419. //            printf("SRV_I915_GEM_EXECBUFFER2\n");
  420.             retval = i915_gem_execbuffer2(main_device, inp, file);
  421.             break;
  422.  
  423.         case SRV_I915_GEM_WAIT:
  424.             retval = i915_gem_wait_ioctl(main_device, inp, file);
  425.             break;
  426.  
  427.         case SRV_I915_GEM_CONTEXT_CREATE:
  428.             retval = i915_gem_context_create_ioctl(main_device, inp, file);
  429.             break;
  430.  
  431.         case SRV_I915_GEM_CONTEXT_DESTROY:
  432.             retval = i915_gem_context_destroy_ioctl(main_device, inp, file);
  433.             break;
  434.  
  435.         case SRV_I915_REG_READ:
  436.             retval = i915_reg_read_ioctl(main_device, inp, file);
  437.             break;
  438.  
  439.         case SRV_FBINFO:
  440.             retval = i915_fbinfo(inp);
  441.             break;
  442.  
  443.         case SRV_MASK_UPDATE:
  444.             retval = i915_mask_update(main_device, inp, file);
  445.             break;
  446.     };
  447.  
  448.     return retval;
  449. }
  450.  
  451.  
  452. #define PCI_CLASS_REVISION      0x08
  453. #define PCI_CLASS_DISPLAY_VGA   0x0300
  454. #define PCI_CLASS_BRIDGE_HOST   0x0600
  455. #define PCI_CLASS_BRIDGE_ISA    0x0601
  456.  
  457. int pci_scan_filter(u32_t id, u32_t busnr, u32_t devfn)
  458. {
  459.     u16_t vendor, device;
  460.     u32_t class;
  461.     int   ret = 0;
  462.  
  463.     vendor   = id & 0xffff;
  464.     device   = (id >> 16) & 0xffff;
  465.  
  466.     if(vendor == 0x8086)
  467.     {
  468.         class = PciRead32(busnr, devfn, PCI_CLASS_REVISION);
  469.         class >>= 16;
  470.  
  471.         if( (class == PCI_CLASS_DISPLAY_VGA) ||
  472.             (class == PCI_CLASS_BRIDGE_HOST) ||
  473.             (class == PCI_CLASS_BRIDGE_ISA))
  474.             ret = 1;
  475.     }
  476.     return ret;
  477. };
  478.  
  479.  
  480.  
  481.  
  482. static inline void __cpuid(unsigned int *eax, unsigned int *ebx,
  483.                 unsigned int *ecx, unsigned int *edx)
  484. {
  485.     /* ecx is often an input as well as an output. */
  486.     asm volatile("cpuid"
  487.         : "=a" (*eax),
  488.           "=b" (*ebx),
  489.           "=c" (*ecx),
  490.           "=d" (*edx)
  491.         : "0" (*eax), "2" (*ecx)
  492.         : "memory");
  493. }
  494.  
  495.  
  496.  
  497. static inline void cpuid(unsigned int op,
  498.                          unsigned int *eax, unsigned int *ebx,
  499.                          unsigned int *ecx, unsigned int *edx)
  500. {
  501.         *eax = op;
  502.         *ecx = 0;
  503.         __cpuid(eax, ebx, ecx, edx);
  504. }
  505.  
  506. void cpu_detect()
  507. {
  508.     u32 junk, tfms, cap0, misc;
  509.  
  510.     cpuid(0x00000001, &tfms, &misc, &junk, &cap0);
  511.  
  512.     if (cap0 & (1<<19))
  513.     {
  514.         x86_clflush_size = ((misc >> 8) & 0xff) * 8;
  515.     }
  516.  
  517.     tsc_khz = (unsigned int)(GetCpuFreq()/1000);
  518. }
  519.  
  520.  
  521. int get_driver_caps(hwcaps_t *caps)
  522. {
  523.     int ret = 0;
  524.  
  525.     switch(caps->idx)
  526.     {
  527.         case 0:
  528.             caps->opt[0] = 0;
  529.             caps->opt[1] = 0;
  530.             break;
  531.  
  532.         case 1:
  533.             caps->cap1.max_tex_width  = 4096;
  534.             caps->cap1.max_tex_height = 4096;
  535.             break;
  536.         default:
  537.             ret = 1;
  538.     };
  539.     caps->idx = 1;
  540.     return ret;
  541. }
  542.  
  543.  
  544. void get_pci_info(struct pci_device *dev)
  545. {
  546.     struct pci_dev *pdev = main_device->pdev;
  547.  
  548.     memset(dev, sizeof(*dev), 0);
  549.  
  550.     dev->domain     = 0;
  551.     dev->bus        = pdev->busnr;
  552.     dev->dev        = pdev->devfn >> 3;
  553.     dev->func       = pdev->devfn & 7;
  554.     dev->vendor_id  = pdev->vendor;
  555.     dev->device_id  = pdev->device;
  556.     dev->revision   = pdev->revision;
  557. };
  558.  
  559.  
  560.  
  561. char *strstr(const char *cs, const char *ct);
  562.  
  563. static int my_atoi(char **cmd)
  564. {
  565.     char* p = *cmd;
  566.     int val = 0;
  567.     int sign = 1;
  568.  
  569.     if(*p == '-')
  570.     {
  571.         sign = -1;
  572.         p++;
  573.     };
  574.  
  575.     for (;; *p++) {
  576.         switch (*p) {
  577.         case '0' ... '9':
  578.             val = 10*val+(*p-'0');
  579.             break;
  580.         default:
  581.             *cmd = p;
  582.             return val*sign;
  583.         }
  584.     }
  585. }
  586.  
  587. char* parse_mode(char *p, videomode_t *mode)
  588. {
  589.     char c;
  590.  
  591.     while( (c = *p++) == ' ');
  592.  
  593.     if( c )
  594.     {
  595.         p--;
  596.  
  597.         mode->width = my_atoi(&p);
  598.         if(*p == 'x') p++;
  599.  
  600.         mode->height = my_atoi(&p);
  601.         if(*p == 'x') p++;
  602.  
  603.         mode->bpp = 32;
  604.  
  605.         mode->freq = my_atoi(&p);
  606.  
  607.         if( mode->freq == 0 )
  608.             mode->freq = 60;
  609.     }
  610.  
  611.     return p;
  612. };
  613.  
  614.  
  615. static char* parse_path(char *p, char *log)
  616. {
  617.     char  c;
  618.  
  619.     while( (c = *p++) == ' ');
  620.         p--;
  621.     while((c = *p++) && (c != ' '))
  622.         *log++ = c;
  623.  
  624.     *log = 0;
  625.  
  626.     return p;
  627. };
  628.  
  629. void parse_cmdline(char *cmdline, struct cmdtable *table, char *log, videomode_t *mode)
  630. {
  631.     char *p = cmdline;
  632.     char *p1;
  633.     int val;
  634.     char c = *p++;
  635.  
  636.     if( table )
  637.     {
  638.         while(table->key)
  639.         {
  640.             if(p1 = strstr(cmdline, table->key))
  641.             {
  642.                 p1+= table->size;
  643.                 *table->val = my_atoi(&p1);
  644.             }
  645.             table++;
  646.         }
  647.     }
  648.  
  649.     while( c )
  650.     {
  651.         if( c == '-')
  652.         {
  653.             switch(*p++)
  654.             {
  655.                 case 'l':
  656.                     p = parse_path(p, log);
  657.                     break;
  658.  
  659.                 case 'm':
  660.                     p = parse_mode(p, mode);
  661.                     break;
  662.             };
  663.         };
  664.         c = *p++;
  665.     };
  666. };
  667.  
  668. char *strstr(const char *cs, const char *ct)
  669. {
  670. int d0, d1;
  671. register char *__res;
  672. __asm__ __volatile__(
  673.     "movl %6,%%edi\n\t"
  674.     "repne\n\t"
  675.     "scasb\n\t"
  676.     "notl %%ecx\n\t"
  677.     "decl %%ecx\n\t"    /* NOTE! This also sets Z if searchstring='' */
  678.     "movl %%ecx,%%edx\n"
  679.     "1:\tmovl %6,%%edi\n\t"
  680.     "movl %%esi,%%eax\n\t"
  681.     "movl %%edx,%%ecx\n\t"
  682.     "repe\n\t"
  683.     "cmpsb\n\t"
  684.     "je 2f\n\t"     /* also works for empty string, see above */
  685.     "xchgl %%eax,%%esi\n\t"
  686.     "incl %%esi\n\t"
  687.     "cmpb $0,-1(%%eax)\n\t"
  688.     "jne 1b\n\t"
  689.     "xorl %%eax,%%eax\n\t"
  690.     "2:"
  691.     : "=a" (__res), "=&c" (d0), "=&S" (d1)
  692.     : "0" (0), "1" (0xffffffff), "2" (cs), "g" (ct)
  693.     : "dx", "di");
  694. return __res;
  695. }
  696.  
  697.  
  698.