Subversion Repositories Kolibri OS

Rev

Blame | Last modification | View Log | RSS feed

  1. /*
  2.  * Copyright © <2010>, Intel Corporation.
  3.  *
  4.  * Permission is hereby granted, free of charge, to any person obtaining a
  5.  * copy of this software and associated documentation files (the
  6.  * "Software"), to deal in the Software without restriction, including
  7.  * without limitation the rights to use, copy, modify, merge, publish,
  8.  * distribute, sub license, and/or sell copies of the Software, and to
  9.  * permit persons to whom the Software is furnished to do so, subject to
  10.  * the following conditions:
  11.  *
  12.  * The above copyright notice and this permission notice (including the
  13.  * next paragraph) shall be included in all copies or substantial portions
  14.  * of the Software.
  15.  *
  16.  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
  17.  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
  18.  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
  19.  * IN NO EVENT SHALL PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR
  20.  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
  21.  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
  22.  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
  23.  *
  24.  */
  25. // Modual name: ME_header.inc
  26. //
  27. // Global symbols define
  28. //
  29.  
  30. /*
  31.  * Constant
  32.  */
  33. define(`VME_MESSAGE_TYPE_INTER',        `1')
  34. define(`VME_MESSAGE_TYPE_INTRA',        `2')
  35. define(`VME_MESSAGE_TYPE_MIXED',        `3')
  36.        
  37. define(`VME_SIC_MESSAGE_TYPE',        `1')
  38. define(`VME_IME_MESSAGE_TYPE',        `2')
  39. define(`VME_FBR_MESSAGE_TYPE',        `3')
  40.  
  41. define(`BLOCK_32X1',                    `0x0000001F')
  42. define(`BLOCK_4X16',                    `0x000F0003')
  43. define(`BLOCK_8X4',                     `0x00070003')
  44.        
  45. define(`LUMA_INTRA_16x16_DISABLE',      `0x1')
  46. define(`LUMA_INTRA_8x8_DISABLE',        `0x2')
  47. define(`LUMA_INTRA_4x4_DISABLE',        `0x4')
  48.  
  49. define(`INTRA_PRED_AVAIL_FLAG_AE',      `0x60')
  50. define(`INTRA_PRED_AVAIL_FLAG_B',       `0x10')
  51. define(`INTRA_PRED_AVAIL_FLAG_C',       `0x8')
  52. define(`INTRA_PRED_AVAIL_FLAG_D',       `0x4')
  53.  
  54. define(`BIND_IDX_VME',                  `0')
  55. define(`BIND_IDX_VME_REF0',             `1')
  56. define(`BIND_IDX_VME_REF1',             `2')
  57. define(`BIND_IDX_OUTPUT',               `3')
  58. define(`BIND_IDX_INEP',                 `4')
  59.  
  60. define(`SUB_PEL_MODE_INTEGER',          `0x00000000')
  61. define(`SUB_PEL_MODE_HALF',             `0x00001000')
  62. define(`SUB_PEL_MODE_QUARTER',          `0x00003000')
  63.  
  64. define(`INTER_SAD_NONE',                `0x00000000')
  65. define(`INTER_SAD_HAAR',                `0x00200000')
  66.  
  67. define(`INTRA_SAD_NONE',                `0x00000000')
  68. define(`INTRA_SAD_HAAR',                `0x00800000')
  69.  
  70. define(`INTER_PART_MASK',               `0x00000000')
  71.  
  72. define(`SEARCH_CTRL_SINGLE',            `0x00000000')
  73. define(`SEARCH_CTRL_DUAL_START',        `0x00000100')
  74. define(`SEARCH_CTRL_DUAL_RECORD',       `0x00000300')
  75. define(`SEARCH_CTRL_DUAL_REFERENCE',    `0x00000700')
  76.  
  77. define(`REF_REGION_SIZE',               `0x2830:UW')
  78. define(`MIN_REF_REGION_SIZE',           `0x2020:UW')
  79. define(`DREF_REGION_SIZE',              `0x2020:UW')
  80.  
  81. define(`BI_SUB_MB_PART_MASK',           `0x0c000000')
  82. define(`MAX_NUM_MV',                    `0x00000020')
  83. define(`FB_PRUNING_ENABLE',             `0x40000000')
  84.  
  85. define(`SEARCH_PATH_LEN',               `0x00003030')
  86. define(`START_CENTER',                  `0x30000000')
  87.  
  88. define(`ADAPTIVE_SEARCH_ENABLE',        `0x00000002')
  89. define(`INTRA_PREDICTORE_MODE',         `0x11111111:UD')
  90.  
  91. define(`INTER_VME_OUTPUT_IN_OWS',       `10')
  92. define(`INTER_VME_OUTPUT_MV_IN_OWS',    `8')
  93.  
  94. define(`INTRAMBFLAG_MASK',              `0x00002000')
  95. define(`MVSIZE_UW_BASE',                `0x0040')
  96. define(`MFC_MV32_BIT_SHIFT',            `5')
  97. define(`CBP_DC_YUV_UW',                 `0x000E')
  98.  
  99. define(`DC_HARR_ENABLE',                `0x0000')
  100. define(`DC_HARR_DISABLE',               `0x0020')
  101.  
  102. define(`MV32_BIT_MASK',                 `0x0020')
  103. define(`MV32_BIT_SHIFT',                `5')
  104.  
  105. define(`OBW_CACHE_TYPE',                `10')
  106.  
  107.  
  108. define(`OBW_MESSAGE_TYPE',              `8')
  109.  
  110. define(`OBW_BIND_IDX',                  `BIND_IDX_OUTPUT')
  111.  
  112. define(`OBW_CONTROL_0',                 `0')    /* 1 OWord, low 128 bits */
  113. define(`OBW_CONTROL_1',                 `1')    /* 1 OWord, high 128 bits */
  114. define(`OBW_CONTROL_2',                 `2')    /* 2 OWords */
  115. define(`OBW_CONTROL_3',                 `3')    /* 4 OWords */
  116. define(`OBW_CONTROL_8',                 `4')    /* 8 OWords */
  117.  
  118. define(`FBR_BME_ENABLE',                 `0x00000000')
  119. define(`FBR_BME_DISABLE',                `0x00040000')
  120.  
  121. define(`OBW_WRITE_COMMIT_CATEGORY',     `0')    /* category on Ivybridge */
  122.  
  123.  
  124. define(`OBW_HEADER_PRESENT',            `1')
  125.  
  126. /* GRF registers
  127.  * r0 header
  128.  * r1~r4 constant buffer (reserved)
  129.  * r5 inline data
  130.  * r6~r11 reserved        
  131.  * r12 write back of VME message
  132.  * r13 write back of Oword Block Write        
  133.  */
  134. /*
  135.  * GRF 0 -- header      
  136.  */        
  137. define(`thread_id_ub',          `r0.20<0,1,0>:UB')  /* thread id in payload */
  138.  
  139. /*
  140.  * GRF 1~4 -- Constant Buffer (reserved)
  141.  */
  142.        
  143. /*
  144.  * GRF 5 -- inline data
  145.  */        
  146. define(`inline_reg0',           `r5')
  147. define(`w_in_mb_uw',            `inline_reg0.2')
  148. define(`orig_xy_ub',            `inline_reg0.0')
  149. define(`orig_x_ub',             `inline_reg0.0')    /* in macroblock */    
  150. define(`orig_y_ub',             `inline_reg0.1')
  151. define(`transform_8x8_ub',      `inline_reg0.4')
  152. define(`input_mb_intra_ub',     `inline_reg0.5')
  153. define(`num_macroblocks',       `inline_reg0.6')
  154. define(`quality_level_ub',      `inline_reg0.7')
  155.  
  156. /*
  157.  * GRF 6~11 -- reserved
  158.  */
  159.  
  160. /*
  161.  * GRF 12~15 -- write back for VME message
  162.  */
  163. define(`vme_wb',                `r12')
  164. define(`vme_wb0',               `r12')
  165. define(`vme_wb1',               `r13')
  166. define(`vme_wb2',               `r14')
  167. define(`vme_wb3',               `r15')
  168. define(`vme_wb4',               `r16')
  169. define(`vme_wb5',               `r17')
  170. define(`vme_wb6',               `r18')
  171. define(`vme_ime_wb7',           `r19')
  172. define(`vme_ime_wb8',           `r20')
  173. define(`vme_ime_wb9',           `r21')
  174. define(`vme_ime_wb10',          `r22')
  175.  
  176.  
  177. /*
  178.  * GRF 24 -- write for VME output message
  179.  */
  180. define(`obw_wb',                `null<1>:W')
  181. define(`obw_wb_length',         `0')
  182.  
  183.  
  184. /*
  185.  * GRF 28~30 -- Intra Neighbor Edge Pixels
  186.  */
  187. define(`INEP_ROW',              `r28')
  188. define(`INEP_COL0',             `r29')
  189. define(`INEP_COL1',             `r30')
  190.        
  191. /*
  192.  * GRF 48~50 -- Chroma Neighbor Edge Pixels
  193.  */
  194. define(`CHROMA_ROW',              `r48')
  195. define(`CHROMA_COL',              `r49')
  196.  
  197. /*
  198.  * temporary registers
  199.  */
  200. define(`tmp_reg0',              `r32')
  201. define(`read0_header',          `tmp_reg0')
  202. define(`tmp_reg1',              `r33')
  203. define(`read1_header',          `tmp_reg1')
  204. define(`tmp_reg2',              `r34')
  205. define(`vme_m0',                `tmp_reg2')
  206. define(`tmp_reg3',              `r35')                                
  207. define(`vme_m1',                `tmp_reg3')
  208. define(`intra_flag',            `vme_m1.28')
  209. define(`intra_part_mask_ub',    `vme_m1.28')        
  210. define(`mb_intra_struct_ub',    `vme_m1.29')
  211. define(`tmp_reg4',              `r36')
  212. define(`obw_m0',                `tmp_reg4')
  213. define(`tmp_reg5',              `r37')
  214. define(`obw_m1',                `tmp_reg5')
  215. define(`tmp_reg6',              `r38')
  216. define(`obw_m2',                `tmp_reg6')
  217. define(`tmp_reg7',              `r39')
  218. define(`obw_m3',                `tmp_reg7')
  219. define(`tmp_reg8',              `r40')
  220. define(`obw_m4',                `tmp_reg8')
  221. define(`tmp_reg9',              `r41')
  222. define(`tmp_x_w',               `tmp_reg9.0')
  223. define(`tmp_rega',              `r42')
  224. define(`tmp_ud0',               `tmp_rega.0')
  225. define(`tmp_ud1',               `tmp_rega.4')
  226. define(`tmp_ud2',               `tmp_rega.8')
  227. define(`tmp_ud3',               `tmp_rega.12')
  228. define(`tmp_uw0',               `tmp_rega.0')
  229. define(`tmp_uw1',               `tmp_rega.2')
  230. define(`tmp_uw2',               `tmp_rega.4')
  231. define(`tmp_uw3',               `tmp_rega.6')
  232. define(`tmp_uw4',               `tmp_rega.8')
  233. define(`tmp_uw5',               `tmp_rega.10')
  234. define(`tmp_uw6',               `tmp_rega.12')
  235. define(`tmp_uw7',               `tmp_rega.14')
  236.  
  237. define(`vme_m2',                `r43')
  238. /*
  239.  * MRF registers
  240.  */        
  241.  
  242. define(`msg_ind',               `64')
  243. define(`msg_reg0',              `r64')
  244. define(`msg_reg1',              `r65')
  245. define(`msg_reg2',              `r66')
  246. define(`msg_reg3',              `r67')
  247. define(`msg_reg4',              `r68')
  248. define(`msg_reg5',              `r69')
  249. define(`msg_reg6',              `r70')
  250. define(`msg_reg7',              `r71')
  251. define(`msg_reg8',              `r72')
  252. define(`msg_reg9',              `r73')
  253.  
  254. define(`ts_msg_ind',               `112')
  255. define(`ts_msg_reg0',               `r112')
  256. /*
  257.  * VME message payload
  258.  */
  259.  
  260. define(`vme_intra_wb_length',   `1')
  261. define(`vme_wb_length',         `7')
  262. define(`sic_vme_msg_length',    `7')
  263. define(`fbr_vme_msg_length',    `7')
  264. define(`ime_vme_msg_length',    `5')
  265.  
  266. define(`vme_msg_ind',           `msg_ind')
  267. define(`vme_msg_0',             `msg_reg0')
  268. define(`vme_msg_1',             `msg_reg1')
  269. define(`vme_msg_2',             `msg_reg2')
  270.  
  271. define(`vme_msg_3',             `msg_reg3')
  272. define(`vme_msg_4',             `msg_reg4')
  273.  
  274.  
  275. define(`vme_msg_5',             `msg_reg5')
  276. define(`vme_msg_6',             `msg_reg6')
  277. define(`vme_msg_7',             `msg_reg7')
  278. define(`vme_msg_8',             `msg_reg8')
  279. define(`vme_msg_9',             `msg_reg9')
  280.  
  281. define(`BIND_IDX_CBCR',                 `6')
  282.  
  283.  
  284. define(`LUMA_CHROMA_MODE',      `0x0')
  285. define(`LUMA_INTRA_MODE',       `0x1')
  286. define(`LUMA_INTRA_DISABLE',    `0x2')
  287.  
  288. define(`RETURN_REG',              `r127.0')
  289. define(`RET_ARG',              `r127.4')
  290.  
  291. /* Now at most two registers are used for input parameter */
  292. define(`INPUT_ARG0',              `r125')
  293. define(`INPUT_ARG1',              `r126')
  294.  
  295. /* Two temporal registers are used in the function */
  296. define(`TEMP_VAR0',              `r123')
  297. define(`TEMP_VAR1',              `r124')
  298.  
  299.  
  300. define(`OBR_MESSAGE_TYPE',              `0')
  301. define(`OBR_CACHE_TYPE',                `10')
  302. define(`OBR_BIND_IDX',                  `BIND_IDX_OUTPUT')
  303.  
  304. define(`OBR_CONTROL_0',                 `0')    /* 1 OWord, low 128 bits */
  305. define(`OBR_CONTROL_1',                 `1')    /* 1 OWord, high 128 bits */
  306. define(`OBR_CONTROL_2',                 `2')    /* 2 OWords */
  307. define(`OBR_CONTROL_4',                 `3')    /* 4 OWords */
  308. define(`OBR_CONTROL_8',                 `4')    /* 8 OWords */
  309. define(`OBR_WRITE_COMMIT_CATEGORY',     `0')    /* category on SNB+ for Data port */
  310. define(`OBR_HEADER_PRESENT',            `1')
  311.  
  312. define(`mb_hwdep',           `r5.6')
  313. define(`MB_AVAIL',              `1:d')
  314. define(`MB_PRED_FLAG',          `1:w')
  315.  
  316. define(`mb_pred_mode',          `r85')
  317. define(`mb_mvp_ref',            `r86')
  318. define(`mba_result',            `r87')
  319. define(`mbb_result',            `r88')
  320. define(`mbc_result',            `r89')
  321. define(`mb_ind',                `90')
  322. define(`mb_msg0',               `r90')
  323. define(`mb_wb',                 `r91')
  324. define(`mb_intra_wb',           `r91')
  325. define(`mb_inter_wb',           `r92')
  326. define(`mb_mv0',                `r93')
  327. define(`mb_mv1',                `r94')
  328. define(`mb_mv2',                `r95')
  329. define(`mb_mv3',                `r96')
  330. define(`mb_ref',                `r97')
  331. define(`mb_ref_win',            `r84')
  332.  
  333. define(`PRED_L0',               `0x0':uw)
  334. define(`PRED_L1',               `0x1':uw)
  335. define(`PRED_BI',               `0x2':uw)
  336. define(`PRED_DIRECT',           `0x3':uw)
  337. define(`PRED_MASK',             `0x3':uw)
  338.  
  339. /* The MAX search len per reference is 16 */
  340. define(`DSEARCH_PATH_LEN',               `0x00001212')
  341. define(`BI_WEIGHT',             `0x20':uw)
  342. define(`DSTART_CENTER',                  `0x00000000')
  343. define(`INTER_MASK',                    `0x03')
  344. define(`INTER_16X16MODE',               `0x0')
  345. define(`INTER_16X8MODE',                `0x01')
  346. define(`INTER_8X16MODE',                `0x02')
  347. define(`INTER_8X8MODE',                 `0x03')
  348. define(`INTER_BLOCK0',                  `0x0')
  349. define(`INTER_BLOCK1',                  `0x1')
  350. define(`INTER_BLOCK2',                  `0x2')
  351. define(`INTER_BLOCK3',                  `0x3')
  352. define(`INTER_16X8MODE',                `0x01')
  353. define(`INTER_8X16MODE',                `0x02')
  354.  
  355. define(`OBR_MESSAGE_FENCE',              `7')
  356. define(`OBR_MF_NOCOMMIT',                `0')
  357. define(`OBR_MF_COMMIT',                  `0x20')
  358.  
  359. define(`DEFAULT_QUALITY_LEVEL',           `0x01')
  360. define(`HIGH_QUALITY_LEVEL',              `DEFAULT_QUALITY_LEVEL')
  361. define(`LOW_QUALITY_LEVEL',               `0x02')
  362.