Subversion Repositories Kolibri OS

Rev

Blame | Last modification | View Log | RSS feed

  1. /*
  2.  * Copyright © <2010>, Intel Corporation.
  3.  *
  4.  * This program is licensed under the terms and conditions of the
  5.  * Eclipse Public License (EPL), version 1.0.  The full text of the EPL is at
  6.  * http://www.opensource.org/licenses/eclipse-1.0.php.
  7.  *
  8.  */
  9. // Modual name: ME_header.inc
  10. //
  11. // Global symbols define
  12. //
  13.  
  14. /*
  15.  * Constant
  16.  */
  17. define(`VME_MESSAGE_TYPE_INTER',        `1')
  18. define(`VME_MESSAGE_TYPE_INTRA',        `2')
  19. define(`VME_MESSAGE_TYPE_MIXED',        `3')
  20.        
  21. define(`BLOCK_32X1',                    `0x0000001F')
  22. define(`BLOCK_4X16',                    `0x000F0003')
  23.        
  24. define(`LUMA_INTRA_16x16_DISABLE',      `0x1')
  25. define(`LUMA_INTRA_8x8_DISABLE',        `0x2')
  26. define(`LUMA_INTRA_4x4_DISABLE',        `0x4')
  27.  
  28. define(`INTRA_PRED_AVAIL_FLAG_AE',      `0x60')
  29. define(`INTRA_PRED_AVAIL_FLAG_B',       `0x10')
  30. define(`INTRA_PRED_AVAIL_FLAG_C',       `0x8')
  31. define(`INTRA_PRED_AVAIL_FLAG_D',       `0x4')
  32.  
  33. define(`BIND_IDX_VME',                  `0')
  34. define(`BIND_IDX_VME_REF0',             `1')
  35. define(`BIND_IDX_VME_REF1',             `2')
  36. define(`BIND_IDX_OUTPUT',               `3')
  37. define(`BIND_IDX_INEP',                 `4')
  38.  
  39. define(`SUB_PEL_MODE_INTEGER',          `0x00000000')
  40. define(`SUB_PEL_MODE_HALF',             `0x00001000')
  41. define(`SUB_PEL_MODE_QUARTER',          `0x00003000')
  42.  
  43. define(`INTER_SAD_NONE',                `0x00000000')
  44. define(`INTER_SAD_HAAR',                `0x00200000')
  45.  
  46. define(`INTRA_SAD_NONE',                `0x00000000')
  47. define(`INTRA_SAD_HAAR',                `0x00800000')
  48.  
  49. define(`INTER_PART_MASK',               `0x00000000')
  50.  
  51. define(`SEARCH_CTRL_SINGLE',            `0x00000000')
  52. define(`SEARCH_CTRL_DUAL_START',        `0x00000100')
  53. define(`SEARCH_CTRL_DUAL_RECORD',       `0x00000300')
  54. define(`SEARCH_CTRL_DUAL_REFERENCE',    `0x00000700')
  55.  
  56. define(`REF_REGION_SIZE',               `0x2830:UW')
  57. define(`MIN_REF_REGION_SIZE',           `0x2020:UW')
  58. define(`DREF_REGION_SIZE',              `0x2020:UW')
  59.  
  60. define(`BI_SUB_MB_PART_MASK',           `0x0c000000')
  61. define(`MAX_NUM_MV',                    `0x00000020')
  62. define(`FB_PRUNING_ENABLE',             `0x40000000')
  63. define(`FB_PRUNING_DISABLE',             `0x00000000')
  64.  
  65. define(`SEARCH_PATH_LEN',               `0x00003030')
  66. define(`START_CENTER',                  `0x30000000')
  67.  
  68. define(`ADAPTIVE_SEARCH_ENABLE',        `0x00000002')
  69. define(`INTRA_PREDICTORE_MODE',         `0x11111111:UD')
  70.  
  71. define(`INTER_VME_OUTPUT_IN_OWS',       `10')
  72. define(`INTER_VME_OUTPUT_MV_IN_OWS',    `8')
  73.  
  74. define(`INTRAMBFLAG_MASK',              `0x00002000')
  75. define(`MVSIZE_UW_BASE',                `0x0040')
  76. define(`MFC_MV32_BIT_SHIFT',            `5')
  77. define(`CBP_DC_YUV_UW',                 `0x000E')
  78.  
  79. define(`DC_HARR_ENABLE',                `0x0000')
  80. define(`DC_HARR_DISABLE',               `0x0020')
  81.  
  82. define(`MV32_BIT_MASK',                 `0x0020')
  83. define(`MV32_BIT_SHIFT',                `5')
  84.  
  85. define(`OBW_CACHE_TYPE',                `10')
  86.  
  87.  
  88. define(`OBW_MESSAGE_TYPE',              `8')
  89.  
  90. define(`OBW_BIND_IDX',                  `BIND_IDX_OUTPUT')
  91.  
  92. define(`OBW_CONTROL_0',                 `0')    /* 1 OWord, low 128 bits */
  93. define(`OBW_CONTROL_1',                 `1')    /* 1 OWord, high 128 bits */
  94. define(`OBW_CONTROL_2',                 `2')    /* 2 OWords */
  95. define(`OBW_CONTROL_3',                 `3')    /* 4 OWords */
  96. define(`OBW_CONTROL_8',                 `4')    /* 8 OWords */
  97.  
  98. define(`FME_REPART_ENABLE',             `0x80000000')
  99. define(`FME_REPART_DISABLE',            `0x00000000')
  100. define(`FME_SINGLE_PARTION',            `0x00000000')
  101. define(`FME_MUL_PARTION',               `0x00000008')
  102.  
  103.  
  104. define(`OBW_WRITE_COMMIT_CATEGORY',     `0')    /* category on Ivybridge */
  105.  
  106.  
  107. define(`OBW_HEADER_PRESENT',            `1')
  108.  
  109. /* GRF registers
  110.  * r0 header
  111.  * r1~r4 constant buffer (reserved)
  112.  * r5 inline data
  113.  * r6~r11 reserved        
  114.  * r12 write back of VME message
  115.  * r13 write back of Oword Block Write        
  116.  */
  117. /*
  118.  * GRF 0 -- header      
  119.  */        
  120. define(`thread_id_ub',          `r0.20<0,1,0>:UB')  /* thread id in payload */
  121.  
  122. /*
  123.  * GRF 1~4 -- Constant Buffer (reserved)
  124.  */
  125.        
  126. /*
  127.  * GRF 5 -- inline data
  128.  */        
  129. define(`inline_reg0',           `r5')
  130. define(`w_in_mb_uw',            `inline_reg0.2')
  131. define(`orig_xy_ub',            `inline_reg0.0')
  132. define(`orig_x_ub',             `inline_reg0.0')    /* in macroblock */    
  133. define(`orig_y_ub',             `inline_reg0.1')
  134. define(`transform_8x8_ub',      `inline_reg0.4')
  135. define(`input_mb_intra_ub',     `inline_reg0.5')
  136. define(`num_macroblocks',       `inline_reg0.6')
  137. define(`quality_level_ub',      `inline_reg0.7')
  138.  
  139. /*
  140.  * GRF 6~11 -- reserved
  141.  */
  142.  
  143. /*
  144.  * GRF 12~15 -- write back for VME message
  145.  */
  146. define(`vme_wb',                `r12')
  147. define(`vme_wb0',               `r12')
  148. define(`vme_wb1',               `r13')
  149. define(`vme_wb2',               `r14')
  150. define(`vme_wb3',               `r15')
  151. define(`vme_wb4',               `r16')
  152. define(`vme_wb5',               `r17')
  153. define(`vme_wb6',               `r18')
  154.  
  155.  
  156. /*
  157.  * GRF 24 -- write for VME output message
  158.  */
  159. define(`obw_wb',                `null<1>:W')
  160. define(`obw_wb_length',         `0')
  161.  
  162.  
  163. /*
  164.  * GRF 28~30 -- Intra Neighbor Edge Pixels
  165.  */
  166. define(`INEP_ROW',              `r28')
  167. define(`INEP_COL0',             `r29')
  168. define(`INEP_COL1',             `r30')
  169.        
  170. /*
  171.  * temporary registers
  172.  */
  173. define(`tmp_reg0',              `r32')
  174. define(`read0_header',          `tmp_reg0')
  175. define(`tmp_reg1',              `r33')
  176. define(`read1_header',          `tmp_reg1')
  177. define(`tmp_reg2',              `r34')
  178. define(`vme_m0',                `tmp_reg2')
  179. define(`tmp_reg3',              `r35')                                
  180. define(`vme_m1',                `tmp_reg3')
  181. define(`intra_flag',            `vme_m1.28')
  182. define(`intra_part_mask_ub',    `vme_m1.28')        
  183. define(`mb_intra_struct_ub',    `vme_m1.29')
  184. define(`tmp_reg4',              `r36')
  185. define(`obw_m0',                `tmp_reg4')
  186. define(`tmp_reg5',              `r37')
  187. define(`obw_m1',                `tmp_reg5')
  188. define(`tmp_reg6',              `r38')
  189. define(`obw_m2',                `tmp_reg6')
  190. define(`tmp_reg7',              `r39')
  191. define(`obw_m3',                `tmp_reg7')
  192. define(`tmp_reg8',              `r40')
  193. define(`obw_m4',                `tmp_reg8')
  194. define(`tmp_reg9',              `r41')
  195. define(`tmp_x_w',               `tmp_reg9.0')
  196. define(`tmp_rega',              `r42')
  197. define(`tmp_ud0',               `tmp_rega.0')
  198. define(`tmp_ud1',               `tmp_rega.4')
  199. define(`tmp_ud2',               `tmp_rega.8')
  200. define(`tmp_ud3',               `tmp_rega.12')
  201. define(`tmp_uw0',               `tmp_rega.0')
  202. define(`tmp_uw1',               `tmp_rega.2')
  203. define(`tmp_uw2',               `tmp_rega.4')
  204. define(`tmp_uw3',               `tmp_rega.6')
  205. define(`tmp_uw4',               `tmp_rega.8')
  206. define(`tmp_uw5',               `tmp_rega.10')
  207. define(`tmp_uw6',               `tmp_rega.12')
  208. define(`tmp_uw7',               `tmp_rega.14')
  209.  
  210. define(`vme_m2',                `r43')
  211. /*
  212.  * MRF registers
  213.  */        
  214.  
  215. define(`msg_ind',               `64')
  216. define(`msg_reg0',              `r64')
  217. define(`msg_reg1',              `r65')
  218. define(`msg_reg2',              `r66')
  219. define(`msg_reg3',              `r67')
  220. define(`msg_reg4',              `r68')
  221. define(`msg_reg5',              `r69')
  222. define(`msg_reg6',              `r70')
  223. define(`msg_reg7',              `r71')
  224. define(`msg_reg8',              `r72')
  225. define(`msg_reg9',              `r73')
  226.  
  227. define(`ts_msg_ind',               `112')
  228. define(`ts_msg_reg0',               `r112')
  229. /*
  230.  * VME message payload
  231.  */
  232.  
  233. define(`vme_msg_length',        `5')
  234. define(`vme_inter_wb_length',   `6')
  235. define(`vme_intra_wb_length',   `1')
  236.  
  237. define(`vme_msg_ind',           `msg_ind')
  238. define(`vme_msg_0',             `msg_reg0')
  239. define(`vme_msg_1',             `msg_reg1')
  240. define(`vme_msg_2',             `msg_reg2')
  241.  
  242. define(`vme_msg_3',             `msg_reg3')
  243. define(`vme_msg_4',             `msg_reg4')
  244.  
  245.  
  246. define(`vme_msg_5',             `msg_reg5')
  247. define(`vme_msg_6',             `msg_reg6')
  248. define(`vme_msg_7',             `msg_reg7')
  249. define(`vme_msg_8',             `msg_reg8')
  250. define(`vme_msg_9',             `msg_reg9')
  251.  
  252. define(`RETURN_REG',              `r127.0')
  253. define(`RET_ARG',              `r127.4')
  254.  
  255. /* Now at most two registers are used for input parameter */
  256. define(`INPUT_ARG0',              `r125')
  257. define(`INPUT_ARG1',              `r126')
  258.  
  259. /* Two temporal registers are used in the function */
  260. define(`TEMP_VAR0',              `r123')
  261. define(`TEMP_VAR1',              `r124')
  262.  
  263.  
  264. define(`OBR_MESSAGE_TYPE',              `0')
  265. define(`OBR_CACHE_TYPE',                `10')
  266. define(`OBR_BIND_IDX',                  `BIND_IDX_OUTPUT')
  267.  
  268. define(`OBR_CONTROL_0',                 `0')    /* 1 OWord, low 128 bits */
  269. define(`OBR_CONTROL_1',                 `1')    /* 1 OWord, high 128 bits */
  270. define(`OBR_CONTROL_2',                 `2')    /* 2 OWords */
  271. define(`OBR_CONTROL_4',                 `3')    /* 4 OWords */
  272. define(`OBR_CONTROL_8',                 `4')    /* 8 OWords */
  273. define(`OBR_WRITE_COMMIT_CATEGORY',     `0')    /* category on SNB+ for Data port */
  274. define(`OBR_HEADER_PRESENT',            `1')
  275.  
  276. define(`mb_hwdep',           `r5.6')
  277. define(`MB_AVAIL',              `1:d')
  278. define(`MB_PRED_FLAG',          `1:w')
  279.  
  280. define(`mb_pred_mode',          `r85')
  281. define(`mb_mvp_ref',            `r86')
  282. define(`mba_result',            `r87')
  283. define(`mbb_result',            `r88')
  284. define(`mbc_result',            `r89')
  285. define(`mb_ind',                `90')
  286. define(`mb_msg0',               `r90')
  287. define(`mb_msg_tmp',            `r91')
  288. define(`mb_wb',                 `r92')
  289. define(`mb_mode_wb',            `r92')
  290. define(`mb_mv0',                `r93')
  291. define(`mb_mv1',                `r94')
  292. define(`mb_mv2',                `r95')
  293. define(`mb_mv3',                `r96')
  294. define(`mb_ref',                `r97')
  295. define(`mb_ref_win',            `r84')
  296.  
  297. define(`PRED_L0',               `0x0':uw)
  298. define(`PRED_L1',               `0x1':uw)
  299. define(`PRED_BI',               `0x2':uw)
  300. define(`PRED_DIRECT',           `0x3':uw)
  301. define(`PRED_MASK',             `0x3':uw)
  302.  
  303. /* The MAX search len per reference is 16 */
  304. define(`DSEARCH_PATH_LEN',               `0x00001212')
  305. define(`BI_WEIGHT',             `0x20':uw)
  306. define(`DSTART_CENTER',                  `0x00000000')
  307. define(`INTER_MASK',                    `0x03')
  308. define(`INTER_16X16MODE',               `0x0')
  309. define(`INTER_16X8MODE',                `0x01')
  310. define(`INTER_8X16MODE',                `0x02')
  311. define(`INTER_8X8MODE',                 `0x03')
  312. define(`INTER_BLOCK0',                  `0x0')
  313. define(`INTER_BLOCK1',                  `0x1')
  314. define(`INTER_BLOCK2',                  `0x2')
  315. define(`INTER_BLOCK3',                  `0x3')
  316. define(`INTER_16X8MODE',                `0x01')
  317. define(`INTER_8X16MODE',                `0x02')
  318.  
  319. define(`OBR_MESSAGE_FENCE',              `7')
  320. define(`OBR_MF_NOCOMMIT',                `0')
  321. define(`OBR_MF_COMMIT',                  `0x20')
  322.  
  323. define(`DEFAULT_QUALITY_LEVEL',           `0x01')
  324. define(`HIGH_QUALITY_LEVEL',              `DEFAULT_QUALITY_LEVEL')
  325. define(`LOW_QUALITY_LEVEL',               `0x02')
  326.