Subversion Repositories Kolibri OS

Rev

Rev 3480 | Rev 3764 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. #include <drm/drmP.h>
  2. #include <drm.h>
  3. #include <drm/i915_drm.h>
  4. #include "i915_drv.h"
  5. //#include "intel_drv.h"
  6.  
  7. #include <linux/kernel.h>
  8. #include <linux/module.h>
  9. #include <linux/mod_devicetable.h>
  10. #include <errno-base.h>
  11. #include <linux/pci.h>
  12. #include <syscall.h>
  13.  
  14. #include "bitmap.h"
  15.  
  16. struct pci_device {
  17.     uint16_t    domain;
  18.     uint8_t     bus;
  19.     uint8_t     dev;
  20.     uint8_t     func;
  21.     uint16_t    vendor_id;
  22.     uint16_t    device_id;
  23.     uint16_t    subvendor_id;
  24.     uint16_t    subdevice_id;
  25.     uint32_t    device_class;
  26.     uint8_t     revision;
  27. };
  28.  
  29. extern struct drm_device *main_device;
  30. extern struct drm_file   *drm_file_handlers[256];
  31.  
  32. void cpu_detect();
  33.  
  34. void parse_cmdline(char *cmdline, char *log);
  35. int _stdcall display_handler(ioctl_t *io);
  36. int init_agp(void);
  37.  
  38. int srv_blit_bitmap(u32 hbitmap, int  dst_x, int dst_y,
  39.                int src_x, int src_y, u32 w, u32 h);
  40.  
  41. int blit_textured(u32 hbitmap, int  dst_x, int dst_y,
  42.                int src_x, int src_y, u32 w, u32 h);
  43.  
  44. int blit_tex(u32 hbitmap, int  dst_x, int dst_y,
  45.              int src_x, int src_y, u32 w, u32 h);
  46.  
  47. void get_pci_info(struct pci_device *dev);
  48. int gem_getparam(struct drm_device *dev, void *data);
  49.  
  50. int i915_mask_update(struct drm_device *dev, void *data,
  51.             struct drm_file *file);
  52.  
  53.  
  54. static char  log[256];
  55.  
  56. struct workqueue_struct *system_wq;
  57.  
  58. int x86_clflush_size;
  59. unsigned int tsc_khz;
  60.  
  61. int i915_modeset = 1;
  62.  
  63. u32_t  __attribute__((externally_visible)) drvEntry(int action, char *cmdline)
  64. {
  65.  
  66.     int     err = 0;
  67.  
  68.     if(action != 1)
  69.         return 0;
  70.  
  71.     if( GetService("DISPLAY") != 0 )
  72.         return 0;
  73.  
  74.     if( cmdline && *cmdline )
  75.         parse_cmdline(cmdline, log);
  76.  
  77.     if(!dbg_open(log))
  78.     {
  79.         strcpy(log, "/tmp1/1/i915.log");
  80. //        strcpy(log, "/RD/1/DRIVERS/i915.log");
  81.  
  82.         if(!dbg_open(log))
  83.         {
  84.             printf("Can't open %s\nExit\n", log);
  85.             return 0;
  86.         };
  87.     }
  88.     dbgprintf(" i915 v3.9-rc8\n cmdline: %s\n", cmdline);
  89.  
  90.     cpu_detect();
  91. //    dbgprintf("\ncache line size %d\n", x86_clflush_size);
  92.  
  93.     enum_pci_devices();
  94.  
  95.     err = i915_init();
  96.  
  97.     if(err)
  98.     {
  99.         dbgprintf("Epic Fail :(\n");
  100.         return 0;
  101.     };
  102.  
  103.     err = RegService("DISPLAY", display_handler);
  104.  
  105.     if( err != 0)
  106.         dbgprintf("Set DISPLAY handler\n");
  107.  
  108.     struct drm_i915_private *dev_priv = main_device->dev_private;
  109.  
  110.     run_workqueue(dev_priv->wq);
  111.  
  112.     return err;
  113. };
  114.  
  115.  
  116. #define CURRENT_API     0x0200      /*      2.00     */
  117. #define COMPATIBLE_API  0x0100      /*      1.00     */
  118.  
  119. #define API_VERSION     (COMPATIBLE_API << 16) | CURRENT_API
  120. #define DISPLAY_VERSION  API_VERSION
  121.  
  122.  
  123. #define SRV_GETVERSION          0
  124. #define SRV_ENUM_MODES          1
  125. #define SRV_SET_MODE            2
  126. #define SRV_GET_CAPS            3
  127.  
  128. #define SRV_CREATE_SURFACE      10
  129. #define SRV_DESTROY_SURFACE     11
  130. #define SRV_LOCK_SURFACE        12
  131. #define SRV_UNLOCK_SURFACE      13
  132. #define SRV_RESIZE_SURFACE      14
  133. #define SRV_BLIT_BITMAP         15
  134. #define SRV_BLIT_TEXTURE        16
  135. #define SRV_BLIT_VIDEO          17
  136.  
  137.  
  138. #define SRV_GET_PCI_INFO            20
  139. #define SRV_GET_PARAM           21
  140. #define SRV_I915_GEM_CREATE     22
  141. #define SRV_DRM_GEM_CLOSE       23
  142. #define SRV_I915_GEM_PIN        24
  143. #define SRV_I915_GEM_SET_CACHEING   25
  144. #define SRV_I915_GEM_GET_APERTURE   26
  145. #define SRV_I915_GEM_PWRITE         27
  146. #define SRV_I915_GEM_BUSY           28
  147. #define SRV_I915_GEM_SET_DOMAIN     29
  148. #define SRV_I915_GEM_MMAP           30
  149. #define SRV_I915_GEM_MMAP_GTT       31
  150. #define SRV_I915_GEM_THROTTLE       32
  151. #define SRV_FBINFO                  33
  152. #define SRV_I915_GEM_EXECBUFFER2    34
  153. #define SRV_MASK_UPDATE             35
  154.  
  155.  
  156.  
  157. #define check_input(size) \
  158.     if( unlikely((inp==NULL)||(io->inp_size != (size))) )   \
  159.         break;
  160.  
  161. #define check_output(size) \
  162.     if( unlikely((outp==NULL)||(io->out_size != (size))) )   \
  163.         break;
  164.  
  165. int _stdcall display_handler(ioctl_t *io)
  166. {
  167.     struct drm_file *file;
  168.  
  169.     int    retval = -1;
  170.     u32_t *inp;
  171.     u32_t *outp;
  172.  
  173.     inp = io->input;
  174.     outp = io->output;
  175.  
  176.     file = drm_file_handlers[0];
  177.  
  178.     switch(io->io_code)
  179.     {
  180.         case SRV_GETVERSION:
  181.             check_output(4);
  182.             *outp  = DISPLAY_VERSION;
  183.             retval = 0;
  184.             break;
  185.  
  186.         case SRV_ENUM_MODES:
  187. //            dbgprintf("SRV_ENUM_MODES inp %x inp_size %x out_size %x\n",
  188. //                       inp, io->inp_size, io->out_size );
  189.             check_output(4);
  190. //            check_input(*outp * sizeof(videomode_t));
  191.             if( i915_modeset)
  192.                 retval = get_videomodes((videomode_t*)inp, outp);
  193.             break;
  194.  
  195.         case SRV_SET_MODE:
  196. //            dbgprintf("SRV_SET_MODE inp %x inp_size %x\n",
  197. //                       inp, io->inp_size);
  198.             check_input(sizeof(videomode_t));
  199.             if( i915_modeset )
  200.                 retval = set_user_mode((videomode_t*)inp);
  201.             break;
  202.  
  203.         case SRV_GET_CAPS:
  204.             retval = get_driver_caps((hwcaps_t*)inp);
  205.             break;
  206.  
  207.         case SRV_CREATE_SURFACE:
  208. //            check_input(8);
  209. //            retval = create_surface(main_device, (struct io_call_10*)inp);
  210.             break;
  211.  
  212.         case SRV_LOCK_SURFACE:
  213. //            retval = lock_surface((struct io_call_12*)inp);
  214.             break;
  215.  
  216.         case SRV_RESIZE_SURFACE:
  217. //            retval = resize_surface((struct io_call_14*)inp);
  218.             break;
  219.  
  220.         case SRV_BLIT_BITMAP:
  221. //            srv_blit_bitmap( inp[0], inp[1], inp[2],
  222. //                        inp[3], inp[4], inp[5], inp[6]);
  223.  
  224. //            blit_tex( inp[0], inp[1], inp[2],
  225. //                    inp[3], inp[4], inp[5], inp[6]);
  226.  
  227.             break;
  228.  
  229.         case SRV_GET_PCI_INFO:
  230.             get_pci_info((struct pci_device *)inp);
  231.             retval = 0;
  232.             break;
  233.  
  234.         case SRV_GET_PARAM:
  235.             retval = gem_getparam(main_device, inp);
  236.             break;
  237.  
  238.         case SRV_I915_GEM_CREATE:
  239.             retval = i915_gem_create_ioctl(main_device, inp, file);
  240.             break;
  241.  
  242.         case SRV_DRM_GEM_CLOSE:
  243.             retval = drm_gem_close_ioctl(main_device, inp, file);
  244.             break;
  245.  
  246.         case SRV_I915_GEM_PIN:
  247.             retval = i915_gem_pin_ioctl(main_device, inp, file);
  248.             break;
  249.  
  250.         case SRV_I915_GEM_SET_CACHEING:
  251.             retval = i915_gem_set_caching_ioctl(main_device, inp, file);
  252.             break;
  253.  
  254.         case SRV_I915_GEM_GET_APERTURE:
  255.             retval = i915_gem_get_aperture_ioctl(main_device, inp, file);
  256.             break;
  257.  
  258.         case SRV_I915_GEM_PWRITE:
  259.             retval = i915_gem_pwrite_ioctl(main_device, inp, file);
  260.             break;
  261.  
  262.         case SRV_I915_GEM_BUSY:
  263.             retval = i915_gem_busy_ioctl(main_device, inp, file);
  264.             break;
  265.  
  266.         case SRV_I915_GEM_SET_DOMAIN:
  267.             retval = i915_gem_set_domain_ioctl(main_device, inp, file);
  268.             break;
  269.  
  270.         case SRV_I915_GEM_THROTTLE:
  271.             retval = i915_gem_throttle_ioctl(main_device, inp, file);
  272.             break;
  273.  
  274.         case SRV_I915_GEM_MMAP:
  275.             retval = i915_gem_mmap_ioctl(main_device, inp, file);
  276.             break;
  277.  
  278.         case SRV_I915_GEM_MMAP_GTT:
  279.             retval = i915_gem_mmap_gtt_ioctl(main_device, inp, file);
  280.             break;
  281.  
  282.  
  283.         case SRV_FBINFO:
  284.             retval = i915_fbinfo(inp);
  285.             break;
  286.  
  287.         case SRV_I915_GEM_EXECBUFFER2:
  288.             retval = i915_gem_execbuffer2(main_device, inp, file);
  289.             break;
  290.  
  291.         case SRV_MASK_UPDATE:
  292.             retval = i915_mask_update(main_device, inp, file);
  293.             break;
  294.  
  295.     };
  296.  
  297.     return retval;
  298. }
  299.  
  300.  
  301. #define PCI_CLASS_REVISION      0x08
  302. #define PCI_CLASS_DISPLAY_VGA   0x0300
  303. #define PCI_CLASS_BRIDGE_HOST   0x0600
  304. #define PCI_CLASS_BRIDGE_ISA    0x0601
  305.  
  306. int pci_scan_filter(u32_t id, u32_t busnr, u32_t devfn)
  307. {
  308.     u16_t vendor, device;
  309.     u32_t class;
  310.     int   ret = 0;
  311.  
  312.     vendor   = id & 0xffff;
  313.     device   = (id >> 16) & 0xffff;
  314.  
  315.     if(vendor == 0x8086)
  316.     {
  317.         class = PciRead32(busnr, devfn, PCI_CLASS_REVISION);
  318.         class >>= 16;
  319.  
  320.         if( (class == PCI_CLASS_DISPLAY_VGA) ||
  321.             (class == PCI_CLASS_BRIDGE_HOST) ||
  322.             (class == PCI_CLASS_BRIDGE_ISA))
  323.             ret = 1;
  324.     }
  325.     return ret;
  326. };
  327.  
  328.  
  329. static char* parse_path(char *p, char *log)
  330. {
  331.     char  c;
  332.  
  333.     while( (c = *p++) == ' ');
  334.         p--;
  335.     while( (c = *log++ = *p++) && (c != ' '));
  336.     *log = 0;
  337.  
  338.     return p;
  339. };
  340.  
  341. void parse_cmdline(char *cmdline, char *log)
  342. {
  343.     char *p = cmdline;
  344.  
  345.     char c = *p++;
  346.  
  347.     while( c )
  348.     {
  349.         if( c == '-')
  350.         {
  351.             switch(*p++)
  352.             {
  353.                 case 'l':
  354.                     p = parse_path(p, log);
  355.                     break;
  356.             };
  357.         };
  358.         c = *p++;
  359.     };
  360. };
  361.  
  362.  
  363. static inline void __cpuid(unsigned int *eax, unsigned int *ebx,
  364.                 unsigned int *ecx, unsigned int *edx)
  365. {
  366.     /* ecx is often an input as well as an output. */
  367.     asm volatile("cpuid"
  368.         : "=a" (*eax),
  369.           "=b" (*ebx),
  370.           "=c" (*ecx),
  371.           "=d" (*edx)
  372.         : "0" (*eax), "2" (*ecx)
  373.         : "memory");
  374. }
  375.  
  376.  
  377.  
  378. static inline void cpuid(unsigned int op,
  379.                          unsigned int *eax, unsigned int *ebx,
  380.                          unsigned int *ecx, unsigned int *edx)
  381. {
  382.         *eax = op;
  383.         *ecx = 0;
  384.         __cpuid(eax, ebx, ecx, edx);
  385. }
  386.  
  387. void cpu_detect()
  388. {
  389.     u32 junk, tfms, cap0, misc;
  390.  
  391.     cpuid(0x00000001, &tfms, &misc, &junk, &cap0);
  392.  
  393.     if (cap0 & (1<<19))
  394.     {
  395.         x86_clflush_size = ((misc >> 8) & 0xff) * 8;
  396.     }
  397.  
  398.     tsc_khz = (unsigned int)(GetCpuFreq()/1000);
  399. }
  400.  
  401.  
  402. int get_driver_caps(hwcaps_t *caps)
  403. {
  404.     int ret = 0;
  405.  
  406.     switch(caps->idx)
  407.     {
  408.         case 0:
  409.             caps->opt[0] = 0;
  410.             caps->opt[1] = 0;
  411.             break;
  412.  
  413.         case 1:
  414.             caps->cap1.max_tex_width  = 4096;
  415.             caps->cap1.max_tex_height = 4096;
  416.             break;
  417.         default:
  418.             ret = 1;
  419.     };
  420.     caps->idx = 1;
  421.     return ret;
  422. }
  423.  
  424.  
  425. void get_pci_info(struct pci_device *dev)
  426. {
  427.     struct pci_dev *pdev = main_device->pdev;
  428.  
  429.     memset(dev, sizeof(*dev), 0);
  430.  
  431.     dev->domain     = 0;
  432.     dev->bus        = pdev->busnr;
  433.     dev->dev        = pdev->devfn >> 3;
  434.     dev->func       = pdev->devfn & 7;
  435.     dev->vendor_id  = pdev->vendor;
  436.     dev->device_id  = pdev->device;
  437.     dev->revision   = pdev->revision;
  438. };
  439.