Subversion Repositories Kolibri OS

Rev

Rev 3039 | Rev 3243 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1.  
  2. #define iowrite32(v, addr)      writel((v), (addr))
  3.  
  4. #include "drmP.h"
  5. #include "drm.h"
  6. #include "i915_drm.h"
  7. #include "i915_drv.h"
  8. #include "intel_drv.h"
  9.  
  10. #include <linux/kernel.h>
  11. #include <linux/module.h>
  12. #include <linux/mod_devicetable.h>
  13. #include <errno-base.h>
  14. #include <linux/pci.h>
  15.  
  16. #include <syscall.h>
  17.  
  18. #include "hmm.h"
  19. #include "bitmap.h"
  20.  
  21. extern struct drm_device *main_device;
  22.  
  23.  
  24. typedef struct
  25. {
  26.     kobj_t     header;
  27.  
  28.     uint32_t  *data;
  29.     uint32_t   hot_x;
  30.     uint32_t   hot_y;
  31.  
  32.     struct list_head   list;
  33.     struct drm_i915_gem_object  *cobj;
  34. }cursor_t;
  35.  
  36. #define CURSOR_WIDTH 64
  37. #define CURSOR_HEIGHT 64
  38.  
  39.  
  40. struct tag_display
  41. {
  42.     int  x;
  43.     int  y;
  44.     int  width;
  45.     int  height;
  46.     int  bpp;
  47.     int  vrefresh;
  48.     int  pitch;
  49.     int  lfb;
  50.  
  51.     int  supported_modes;
  52.     struct drm_device    *ddev;
  53.     struct drm_connector *connector;
  54.     struct drm_crtc      *crtc;
  55.  
  56.     struct list_head   cursors;
  57.  
  58.     cursor_t   *cursor;
  59.     int       (*init_cursor)(cursor_t*);
  60.     cursor_t* (__stdcall *select_cursor)(cursor_t*);
  61.     void      (*show_cursor)(int show);
  62.     void      (__stdcall *move_cursor)(cursor_t *cursor, int x, int y);
  63.     void      (__stdcall *restore_cursor)(int x, int y);
  64.     void      (*disable_mouse)(void);
  65.     u32  mask_seqno;
  66.     u32  check_mouse;
  67.     u32  check_m_pixel;
  68.  
  69. };
  70.  
  71.  
  72. static display_t *os_display;
  73.  
  74. u32_t cmd_buffer;
  75. u32_t cmd_offset;
  76.  
  77. void init_render();
  78. int  sna_init();
  79.  
  80. int init_cursor(cursor_t *cursor);
  81. static cursor_t*  __stdcall select_cursor_kms(cursor_t *cursor);
  82. static void       __stdcall move_cursor_kms(cursor_t *cursor, int x, int y);
  83.  
  84. void __stdcall restore_cursor(int x, int y)
  85. {};
  86.  
  87. void disable_mouse(void)
  88. {};
  89.  
  90. static char *manufacturer_name(unsigned char *x)
  91. {
  92.     static char name[4];
  93.  
  94.     name[0] = ((x[0] & 0x7C) >> 2) + '@';
  95.     name[1] = ((x[0] & 0x03) << 3) + ((x[1] & 0xE0) >> 5) + '@';
  96.     name[2] = (x[1] & 0x1F) + '@';
  97.     name[3] = 0;
  98.  
  99.     return name;
  100. }
  101.  
  102. bool set_mode(struct drm_device *dev, struct drm_connector *connector,
  103.               videomode_t *reqmode, bool strict)
  104. {
  105.     drm_i915_private_t      *dev_priv   = dev->dev_private;
  106.     struct drm_fb_helper    *fb_helper  = &dev_priv->fbdev->helper;
  107.  
  108.     struct drm_mode_config  *config     = &dev->mode_config;
  109.     struct drm_display_mode *mode       = NULL, *tmpmode;
  110.     struct drm_framebuffer  *fb         = NULL;
  111.     struct drm_crtc         *crtc;
  112.     struct drm_encoder      *encoder;
  113.     struct drm_mode_set     set;
  114.     char *con_name;
  115.     char *enc_name;
  116.     unsigned hdisplay, vdisplay;
  117.     int ret;
  118.  
  119.     mutex_lock(&dev->mode_config.mutex);
  120.  
  121.     list_for_each_entry(tmpmode, &connector->modes, head)
  122.     {
  123.         if( (drm_mode_width(tmpmode)    == reqmode->width)  &&
  124.             (drm_mode_height(tmpmode)   == reqmode->height) &&
  125.             (drm_mode_vrefresh(tmpmode) == reqmode->freq) )
  126.         {
  127.             mode = tmpmode;
  128.             goto do_set;
  129.         }
  130.     };
  131.  
  132.     if( (mode == NULL) && (strict == false) )
  133.     {
  134.         list_for_each_entry(tmpmode, &connector->modes, head)
  135.         {
  136.             if( (drm_mode_width(tmpmode)  == reqmode->width)  &&
  137.                 (drm_mode_height(tmpmode) == reqmode->height) )
  138.             {
  139.                 mode = tmpmode;
  140.                 goto do_set;
  141.             }
  142.         };
  143.     };
  144.  
  145.     DRM_ERROR("%s failed\n", __FUNCTION__);
  146.  
  147.     return -1;
  148.  
  149. do_set:
  150.  
  151.  
  152.     encoder = connector->encoder;
  153.     crtc = encoder->crtc;
  154.  
  155.     con_name = drm_get_connector_name(connector);
  156.     enc_name = drm_get_encoder_name(encoder);
  157.  
  158.     DRM_DEBUG_KMS("set mode %d %d: crtc %d connector %s encoder %s\n",
  159.               reqmode->width, reqmode->height, crtc->base.id,
  160.               con_name, enc_name);
  161.  
  162.     drm_mode_set_crtcinfo(mode, CRTC_INTERLACE_HALVE_V);
  163.  
  164.     hdisplay = mode->hdisplay;
  165.     vdisplay = mode->vdisplay;
  166.  
  167.     if (crtc->invert_dimensions)
  168.         swap(hdisplay, vdisplay);
  169.  
  170.     fb = fb_helper->fb;
  171.  
  172.     fb->width  = reqmode->width;
  173.     fb->height = reqmode->height;
  174.     fb->pitches[0]  = ALIGN(reqmode->width * 4, 64);
  175.     fb->pitches[1]  = ALIGN(reqmode->width * 4, 64);
  176.     fb->pitches[2]  = ALIGN(reqmode->width * 4, 64);
  177.     fb->pitches[3]  = ALIGN(reqmode->width * 4, 64);
  178.  
  179.     fb->bits_per_pixel = 32;
  180.     fb->depth = 24;
  181.  
  182.     crtc->fb = fb;
  183.     crtc->enabled = true;
  184.     os_display->crtc = crtc;
  185.  
  186.     set.crtc = crtc;
  187.     set.x = 0;
  188.     set.y = 0;
  189.     set.mode = mode;
  190.     set.connectors = &connector;
  191.     set.num_connectors = 1;
  192.     set.fb = fb;
  193.     ret = crtc->funcs->set_config(&set);
  194.     mutex_unlock(&dev->mode_config.mutex);
  195.  
  196.     if ( !ret )
  197.     {
  198.         os_display->width    = fb->width;
  199.         os_display->height   = fb->height;
  200.         os_display->pitch    = fb->pitches[0];
  201.         os_display->vrefresh = drm_mode_vrefresh(mode);
  202.  
  203.         sysSetScreen(fb->width, fb->height, fb->pitches[0]);
  204.  
  205.         DRM_DEBUG_KMS("new mode %d x %d pitch %d\n",
  206.                        fb->width, fb->height, fb->pitches[0]);
  207.     }
  208.     else
  209.         DRM_ERROR("failed to set mode %d_%d on crtc %p\n",
  210.                    fb->width, fb->height, crtc);
  211.  
  212.  
  213.     return ret;
  214. }
  215.  
  216. static int count_connector_modes(struct drm_connector* connector)
  217. {
  218.     struct drm_display_mode  *mode;
  219.     int count = 0;
  220.  
  221.     list_for_each_entry(mode, &connector->modes, head)
  222.     {
  223.         count++;
  224.     };
  225.     return count;
  226. };
  227.  
  228. static struct drm_connector* get_def_connector(struct drm_device *dev)
  229. {
  230.     struct drm_connector  *connector;
  231.     struct drm_connector_helper_funcs *connector_funcs;
  232.  
  233.     struct drm_connector  *def_connector = NULL;
  234.  
  235.     list_for_each_entry(connector, &dev->mode_config.connector_list, head)
  236.     {
  237.         struct drm_encoder  *encoder;
  238.         struct drm_crtc     *crtc;
  239.  
  240.         if( connector->status != connector_status_connected)
  241.             continue;
  242.  
  243.         connector_funcs = connector->helper_private;
  244.         encoder = connector_funcs->best_encoder(connector);
  245.         if( encoder == NULL)
  246.             continue;
  247.  
  248.         connector->encoder = encoder;
  249.  
  250.         crtc = encoder->crtc;
  251.  
  252.         DRM_DEBUG_KMS("CONNECTOR %x ID:  %d status %d encoder %x\n crtc %x",
  253.                    connector, connector->base.id,
  254.                    connector->status, connector->encoder,
  255.                    crtc);
  256.  
  257. //        if (crtc == NULL)
  258. //            continue;
  259.  
  260.         def_connector = connector;
  261.  
  262.         break;
  263.     };
  264.  
  265.     return def_connector;
  266. };
  267.  
  268.  
  269. int init_display_kms(struct drm_device *dev)
  270. {
  271.     struct drm_connector    *connector;
  272.     struct drm_connector_helper_funcs *connector_funcs;
  273.     struct drm_encoder      *encoder;
  274.     struct drm_crtc         *crtc = NULL;
  275.     struct drm_framebuffer  *fb;
  276.  
  277.     cursor_t  *cursor;
  278.     u32_t      ifl;
  279.     int        err;
  280.  
  281.     list_for_each_entry(connector, &dev->mode_config.connector_list, head)
  282.     {
  283.         if( connector->status != connector_status_connected)
  284.             continue;
  285.  
  286.         connector_funcs = connector->helper_private;
  287.         encoder = connector_funcs->best_encoder(connector);
  288.         if( encoder == NULL)
  289.         {
  290.             DRM_DEBUG_KMS("CONNECTOR %x ID: %d no active encoders\n",
  291.                       connector, connector->base.id);
  292.             continue;
  293.         }
  294.         connector->encoder = encoder;
  295.         crtc = encoder->crtc;
  296.  
  297.         DRM_DEBUG_KMS("CONNECTOR %x ID:%d status:%d ENCODER %x CRTC %x ID:%d\n",
  298.                connector, connector->base.id,
  299.                connector->status, connector->encoder,
  300.                crtc, crtc->base.id );
  301.  
  302.         break;
  303.     };
  304.  
  305.     if(connector == NULL)
  306.     {
  307.         DRM_ERROR("No active connectors!\n");
  308.         return -1;
  309.     };
  310.  
  311.     if(crtc == NULL)
  312.     {
  313.         struct drm_crtc *tmp_crtc;
  314.         int crtc_mask = 1;
  315.  
  316.         list_for_each_entry(tmp_crtc, &dev->mode_config.crtc_list, head)
  317.         {
  318.             if (encoder->possible_crtcs & crtc_mask)
  319.             {
  320.                 crtc = tmp_crtc;
  321.                 encoder->crtc = crtc;
  322.                 break;
  323.             };
  324.             crtc_mask <<= 1;
  325.         };
  326.     };
  327.  
  328.     if(crtc == NULL)
  329.     {
  330.         DRM_ERROR("No CRTC for encoder %d\n", encoder->base.id);
  331.         return -1;
  332.     };
  333.  
  334.  
  335.     DRM_DEBUG_KMS("[Select CRTC:%d]\n", crtc->base.id);
  336.  
  337.     os_display = GetDisplay();
  338.     os_display->ddev = dev;
  339.     os_display->connector = connector;
  340.     os_display->crtc = crtc;
  341.  
  342.     os_display->supported_modes = count_connector_modes(connector);
  343.  
  344.  
  345.     ifl = safe_cli();
  346.     {
  347.         struct intel_crtc *intel_crtc = to_intel_crtc(os_display->crtc);
  348.  
  349.         list_for_each_entry(cursor, &os_display->cursors, list)
  350.         {
  351.             init_cursor(cursor);
  352.         };
  353.  
  354.         os_display->restore_cursor(0,0);
  355.         os_display->init_cursor    = init_cursor;
  356.         os_display->select_cursor  = select_cursor_kms;
  357.         os_display->show_cursor    = NULL;
  358.         os_display->move_cursor    = move_cursor_kms;
  359.         os_display->restore_cursor = restore_cursor;
  360.         os_display->disable_mouse  = disable_mouse;
  361.  
  362.         intel_crtc->cursor_x = os_display->width/2;
  363.         intel_crtc->cursor_y = os_display->height/2;
  364.  
  365.         select_cursor_kms(os_display->cursor);
  366.     };
  367.     safe_sti(ifl);
  368.  
  369.     main_device = dev;
  370.  
  371.     err = init_bitmaps();
  372.  
  373.     return 0;
  374. };
  375.  
  376.  
  377. int get_videomodes(videomode_t *mode, int *count)
  378. {
  379.     int err = -1;
  380.  
  381. //    dbgprintf("mode %x count %d\n", mode, *count);
  382.  
  383.     if( *count == 0 )
  384.     {
  385.         *count = os_display->supported_modes;
  386.         err = 0;
  387.     }
  388.     else if( mode != NULL )
  389.     {
  390.         struct drm_display_mode  *drmmode;
  391.         int i = 0;
  392.  
  393.         if( *count > os_display->supported_modes)
  394.             *count = os_display->supported_modes;
  395.  
  396.         list_for_each_entry(drmmode, &os_display->connector->modes, head)
  397.         {
  398.             if( i < *count)
  399.             {
  400.                 mode->width  = drm_mode_width(drmmode);
  401.                 mode->height = drm_mode_height(drmmode);
  402.                 mode->bpp    = 32;
  403.                 mode->freq   = drm_mode_vrefresh(drmmode);
  404.                 i++;
  405.                 mode++;
  406.             }
  407.             else break;
  408.         };
  409.         *count = i;
  410.         err = 0;
  411.     };
  412.     return err;
  413. };
  414.  
  415. int set_user_mode(videomode_t *mode)
  416. {
  417.     int err = -1;
  418.  
  419. //    dbgprintf("width %d height %d vrefresh %d\n",
  420. //               mode->width, mode->height, mode->freq);
  421.  
  422.     if( (mode->width  != 0)  &&
  423.         (mode->height != 0)  &&
  424.         (mode->freq   != 0 ) &&
  425.         ( (mode->width   != os_display->width)  ||
  426.           (mode->height  != os_display->height) ||
  427.           (mode->freq    != os_display->vrefresh) ) )
  428.     {
  429.         if( set_mode(os_display->ddev, os_display->connector, mode, true) )
  430.             err = 0;
  431.     };
  432.  
  433.     return err;
  434. };
  435.  
  436. void __attribute__((regparm(1))) destroy_cursor(cursor_t *cursor)
  437. {
  438.     list_del(&cursor->list);
  439.  
  440.     i915_gem_object_unpin(cursor->cobj);
  441.  
  442.     mutex_lock(&main_device->struct_mutex);
  443.     drm_gem_object_unreference(&cursor->cobj->base);
  444.     mutex_unlock(&main_device->struct_mutex);
  445.  
  446.     __DestroyObject(cursor);
  447. };
  448.  
  449. int init_cursor(cursor_t *cursor)
  450. {
  451.     struct drm_i915_private *dev_priv = os_display->ddev->dev_private;
  452.     struct drm_i915_gem_object *obj;
  453.     uint32_t *bits;
  454.     uint32_t *src;
  455.     void     *mapped;
  456.  
  457.     int       i,j;
  458.     int       ret;
  459.  
  460.     if (dev_priv->info->cursor_needs_physical)
  461.     {
  462.         bits = (uint32_t*)KernelAlloc(CURSOR_WIDTH*CURSOR_HEIGHT*4);
  463.         if (unlikely(bits == NULL))
  464.             return ENOMEM;
  465.         cursor->cobj = (struct drm_i915_gem_object *)GetPgAddr(bits);
  466.     }
  467.     else
  468.     {
  469.         obj = i915_gem_alloc_object(os_display->ddev, CURSOR_WIDTH*CURSOR_HEIGHT*4);
  470.         if (unlikely(obj == NULL))
  471.             return -ENOMEM;
  472.  
  473.         ret = i915_gem_object_pin(obj, CURSOR_WIDTH*CURSOR_HEIGHT*4, true, true);
  474.         if (ret) {
  475.             drm_gem_object_unreference(&obj->base);
  476.             return ret;
  477.         }
  478.  
  479. /* You don't need to worry about fragmentation issues.
  480.  * GTT space is continuous. I guarantee it.                           */
  481.  
  482.         mapped = bits = (u32*)MapIoMem(dev_priv->mm.gtt->gma_bus_addr + obj->gtt_offset,
  483.                     CURSOR_WIDTH*CURSOR_HEIGHT*4, PG_SW);
  484.  
  485.         if (unlikely(bits == NULL))
  486.         {
  487.             i915_gem_object_unpin(obj);
  488.             drm_gem_object_unreference(&obj->base);
  489.             return -ENOMEM;
  490.         };
  491.         cursor->cobj = obj;
  492.     };
  493.  
  494.     src = cursor->data;
  495.  
  496.     for(i = 0; i < 32; i++)
  497.     {
  498.         for(j = 0; j < 32; j++)
  499.             *bits++ = *src++;
  500.         for(j = 32; j < CURSOR_WIDTH; j++)
  501.             *bits++ = 0;
  502.     }
  503.     for(i = 0; i < CURSOR_WIDTH*(CURSOR_HEIGHT-32); i++)
  504.         *bits++ = 0;
  505.  
  506.     FreeKernelSpace(mapped);
  507.  
  508. // release old cursor
  509.  
  510.     KernelFree(cursor->data);
  511.  
  512.     cursor->data = bits;
  513.  
  514.     cursor->header.destroy = destroy_cursor;
  515.  
  516.     return 0;
  517. }
  518.  
  519.  
  520. static void i9xx_update_cursor(struct drm_crtc *crtc, u32 base)
  521. {
  522.     struct drm_device *dev = crtc->dev;
  523.     struct drm_i915_private *dev_priv = dev->dev_private;
  524.     struct intel_crtc *intel_crtc = to_intel_crtc(crtc);
  525.     int pipe = intel_crtc->pipe;
  526.     bool visible = base != 0;
  527.  
  528.     if (intel_crtc->cursor_visible != visible) {
  529.         uint32_t cntl = I915_READ(CURCNTR(pipe));
  530.         if (base) {
  531.             cntl &= ~(CURSOR_MODE | MCURSOR_PIPE_SELECT);
  532.             cntl |= CURSOR_MODE_64_ARGB_AX | MCURSOR_GAMMA_ENABLE;
  533.             cntl |= pipe << 28; /* Connect to correct pipe */
  534.         } else {
  535.             cntl &= ~(CURSOR_MODE | MCURSOR_GAMMA_ENABLE);
  536.             cntl |= CURSOR_MODE_DISABLE;
  537.         }
  538.         I915_WRITE(CURCNTR(pipe), cntl);
  539.  
  540.         intel_crtc->cursor_visible = visible;
  541.     }
  542.     /* and commit changes on next vblank */
  543.     I915_WRITE(CURBASE(pipe), base);
  544. }
  545.  
  546. void __stdcall move_cursor_kms(cursor_t *cursor, int x, int y)
  547. {
  548.     struct drm_i915_private *dev_priv = os_display->ddev->dev_private;
  549.     struct intel_crtc *intel_crtc = to_intel_crtc(os_display->crtc);
  550.     u32 base, pos;
  551.     bool visible;
  552.  
  553.     int pipe = intel_crtc->pipe;
  554.  
  555.     intel_crtc->cursor_x = x;
  556.     intel_crtc->cursor_y = y;
  557.  
  558.     x = x - cursor->hot_x;
  559.     y = y - cursor->hot_y;
  560.  
  561.  
  562.     pos = 0;
  563.  
  564.     base = intel_crtc->cursor_addr;
  565.     if (x >= os_display->width)
  566.         base = 0;
  567.  
  568.     if (y >= os_display->height)
  569.         base = 0;
  570.  
  571.     if (x < 0)
  572.     {
  573.         if (x + intel_crtc->cursor_width < 0)
  574.             base = 0;
  575.  
  576.         pos |= CURSOR_POS_SIGN << CURSOR_X_SHIFT;
  577.         x = -x;
  578.     }
  579.     pos |= x << CURSOR_X_SHIFT;
  580.  
  581.     if (y < 0)
  582.     {
  583.         if (y + intel_crtc->cursor_height < 0)
  584.             base = 0;
  585.  
  586.         pos |= CURSOR_POS_SIGN << CURSOR_Y_SHIFT;
  587.         y = -y;
  588.     }
  589.     pos |= y << CURSOR_Y_SHIFT;
  590.  
  591.     visible = base != 0;
  592.     if (!visible && !intel_crtc->cursor_visible)
  593.         return;
  594.  
  595.     I915_WRITE(CURPOS(pipe), pos);
  596. //    if (IS_845G(dev) || IS_I865G(dev))
  597. //        i845_update_cursor(crtc, base);
  598. //    else
  599.         i9xx_update_cursor(os_display->crtc, base);
  600.  
  601. };
  602.  
  603.  
  604. cursor_t* __stdcall select_cursor_kms(cursor_t *cursor)
  605. {
  606.     struct drm_i915_private *dev_priv = os_display->ddev->dev_private;
  607.     struct intel_crtc *intel_crtc = to_intel_crtc(os_display->crtc);
  608.     cursor_t *old;
  609.  
  610.     old = os_display->cursor;
  611.     os_display->cursor = cursor;
  612.  
  613.     if (!dev_priv->info->cursor_needs_physical)
  614.        intel_crtc->cursor_addr = cursor->cobj->gtt_offset;
  615.     else
  616.         intel_crtc->cursor_addr = (addr_t)cursor->cobj;
  617.  
  618.     intel_crtc->cursor_width = 32;
  619.     intel_crtc->cursor_height = 32;
  620.  
  621.     move_cursor_kms(cursor, intel_crtc->cursor_x, intel_crtc->cursor_y);
  622.     return old;
  623. };
  624.  
  625.  
  626.  
  627.  
  628.  
  629. extern struct hmm bm_mm;
  630.  
  631.  
  632. typedef struct
  633. {
  634.     int left;
  635.     int top;
  636.     int right;
  637.     int bottom;
  638. }rect_t;
  639.  
  640.  
  641. #include "clip.inc"
  642.  
  643. void  FASTCALL GetWindowRect(rect_t *rc)__asm__("GetWindowRect");
  644.  
  645. #define CURRENT_TASK             (0x80003000)
  646.  
  647. static u32_t get_display_map()
  648. {
  649.     u32_t   addr;
  650.  
  651.     addr = (u32_t)os_display;
  652.     addr+= sizeof(display_t);            /*  shoot me  */
  653.     return *(u32_t*)addr;
  654. }
  655.  
  656. #define XY_COLOR_BLT                ((2<<29)|(0x50<<22)|(0x4))
  657. #define XY_SRC_COPY_BLT_CMD         ((2<<29)|(0x53<<22)|6)
  658. #define XY_SRC_COPY_CHROMA_CMD     ((2<<29)|(0x73<<22)|8)
  659. #define ROP_COPY_SRC               0xCC
  660. #define FORMAT8888                 3
  661.  
  662. #define BLT_WRITE_ALPHA             (1<<21)
  663. #define BLT_WRITE_RGB               (1<<20)
  664.  
  665.  
  666.  
  667. typedef int v4si __attribute__ ((vector_size (16)));
  668.  
  669.  
  670.  
  671. static void
  672. i915_gem_execbuffer_retire_commands(struct drm_device *dev,
  673.                     struct drm_file *file,
  674.                     struct intel_ring_buffer *ring)
  675. {
  676.     /* Unconditionally force add_request to emit a full flush. */
  677.     ring->gpu_caches_dirty = true;
  678.  
  679.     /* Add a breadcrumb for the completion of the batch buffer */
  680.     (void)i915_add_request(ring, file, NULL);
  681. }
  682.  
  683. int srv_blit_bitmap(u32 hbitmap, int  dst_x, int dst_y,
  684.                int src_x, int src_y, u32 w, u32 h)
  685. {
  686.     drm_i915_private_t *dev_priv = main_device->dev_private;
  687.     struct intel_ring_buffer *ring;
  688.     struct context *context;
  689.  
  690.     bitmap_t  *bitmap;
  691.     rect_t     winrc;
  692.     clip_t     dst_clip;
  693.     clip_t     src_clip;
  694.     u32_t      width;
  695.     u32_t      height;
  696.  
  697.     u32_t      br13, cmd, slot_mask, *b;
  698.     u32_t      offset;
  699.     u8         slot;
  700.     int      n=0;
  701.     int        ret;
  702.  
  703.     if(unlikely(hbitmap==0))
  704.         return -1;
  705.  
  706.     bitmap = (bitmap_t*)hmm_get_data(&bm_mm, hbitmap);
  707.  
  708.     if(unlikely(bitmap==NULL))
  709.         return -1;
  710.  
  711.     context = get_context(main_device);
  712.     if(unlikely(context == NULL))
  713.         return -1;
  714.  
  715.     GetWindowRect(&winrc);
  716.     {
  717.         static warn_count;
  718.  
  719.         if(warn_count < 1)
  720.         {
  721.             printf("left %d top %d right %d bottom %d\n",
  722.                     winrc.left, winrc.top, winrc.right, winrc.bottom);
  723.             printf("bitmap width %d height %d\n", w, h);
  724.             warn_count++;
  725.         };
  726.     };
  727.  
  728.  
  729.     dst_clip.xmin   = 0;
  730.     dst_clip.ymin   = 0;
  731.     dst_clip.xmax   = winrc.right-winrc.left;
  732.     dst_clip.ymax   = winrc.bottom -winrc.top;
  733.  
  734.     src_clip.xmin   = 0;
  735.     src_clip.ymin   = 0;
  736.     src_clip.xmax   = bitmap->width  - 1;
  737.     src_clip.ymax   = bitmap->height - 1;
  738.  
  739.     width  = w;
  740.     height = h;
  741.  
  742.     if( blit_clip(&dst_clip, &dst_x, &dst_y,
  743.                   &src_clip, &src_x, &src_y,
  744.                   &width, &height) )
  745.         return 0;
  746.  
  747.     dst_x+= winrc.left;
  748.     dst_y+= winrc.top;
  749.  
  750.     slot = *((u8*)CURRENT_TASK);
  751.  
  752.     slot_mask = (u32_t)slot<<24;
  753.  
  754.     {
  755. #if 0
  756.         static v4si write_mask = {0xFF000000, 0xFF000000,
  757.                                   0xFF000000, 0xFF000000};
  758.  
  759.         u8* src_offset;
  760.         u8* dst_offset;
  761.  
  762.         src_offset = (u8*)(src_y*bitmap->pitch + src_x*4);
  763.         src_offset += (u32)bitmap->uaddr;
  764.  
  765.         dst_offset = (u8*)(dst_y*os_display->width + dst_x);
  766.         dst_offset+= get_display_map();
  767.  
  768.         u32_t tmp_h = height;
  769.  
  770.         __asm__ __volatile__ (
  771.         "movdqa     %[write_mask],  %%xmm7    \n"
  772.         "movd       %[slot_mask],   %%xmm6    \n"
  773.         "punpckldq  %%xmm6, %%xmm6            \n"
  774.         "punpcklqdq %%xmm6, %%xmm6            \n"
  775.         :: [write_mask] "m" (write_mask),
  776.            [slot_mask]  "g" (slot_mask)
  777.         :"xmm7", "xmm6");
  778.  
  779.         while( tmp_h--)
  780.         {
  781.             u32_t tmp_w = width;
  782.  
  783.             u8* tmp_src = src_offset;
  784.             u8* tmp_dst = dst_offset;
  785.  
  786.             src_offset+= bitmap->pitch;
  787.             dst_offset+= os_display->width;
  788.  
  789.             while( tmp_w >= 8 )
  790.             {
  791.                 __asm__ __volatile__ (
  792.                 "movq       (%0),   %%xmm0            \n"
  793.                 "punpcklbw  %%xmm0, %%xmm0            \n"
  794.                 "movdqa     %%xmm0, %%xmm1            \n"
  795.                 "punpcklwd  %%xmm0, %%xmm0            \n"
  796.                 "punpckhwd  %%xmm1, %%xmm1            \n"
  797.                 "pcmpeqb    %%xmm6, %%xmm0            \n"
  798.                 "pcmpeqb    %%xmm6, %%xmm1            \n"
  799.                 "maskmovdqu %%xmm7, %%xmm0            \n"
  800.                 "addl       $16, %%edi                \n"
  801.                 "maskmovdqu %%xmm7, %%xmm1            \n"
  802.                 :: "r" (tmp_dst), "D" (tmp_src)
  803.                 :"xmm0", "xmm1");
  804.                 __asm__ __volatile__ ("":::"edi");
  805.                 tmp_w -= 8;
  806.                 tmp_src += 32;
  807.                 tmp_dst += 8;
  808.             };
  809.  
  810.             if( tmp_w >= 4 )
  811.             {
  812.                 __asm__ __volatile__ (
  813.                 "movd       (%0),   %%xmm0            \n"
  814.                 "punpcklbw  %%xmm0, %%xmm0            \n"
  815.                 "punpcklwd  %%xmm0, %%xmm0            \n"
  816.                 "pcmpeqb    %%xmm6, %%xmm0            \n"
  817.                 "maskmovdqu %%xmm7, %%xmm0            \n"
  818.                 :: "r" (tmp_dst), "D" (tmp_src)
  819.                 :"xmm0");
  820.                 tmp_w -= 4;
  821.                 tmp_src += 16;
  822.                 tmp_dst += 4;
  823.             };
  824.  
  825.             while( tmp_w--)
  826.             {
  827.                 *(tmp_src+3) = (*tmp_dst==slot)?0xFF:0x00;
  828.                 tmp_src+=4;
  829.                 tmp_dst++;
  830.             };
  831.         };
  832. #else
  833.         u8* src_offset;
  834.         u8* dst_offset;
  835.         u32 ifl;
  836.  
  837.         src_offset = (u8*)(src_y*bitmap->pitch + src_x*4);
  838.         src_offset += (u32)bitmap->uaddr;
  839.  
  840.         dst_offset = (u8*)(dst_y*os_display->width + dst_x);
  841.         dst_offset+= get_display_map();
  842.  
  843.         u32_t tmp_h = height;
  844.  
  845.       ifl = safe_cli();
  846.         while( tmp_h--)
  847.         {
  848.             u32_t tmp_w = width;
  849.  
  850.             u8* tmp_src = src_offset;
  851.             u8* tmp_dst = dst_offset;
  852.  
  853.             src_offset+= bitmap->pitch;
  854.             dst_offset+= os_display->width;
  855.  
  856.             while( tmp_w--)
  857.             {
  858.                 *(tmp_src+3) = (*tmp_dst==slot)?0xFF:0x00;
  859.                 tmp_src+=4;
  860.                 tmp_dst++;
  861.             };
  862.         };
  863.       safe_sti(ifl);
  864.     }
  865. #endif
  866.  
  867.     {
  868.         static warn_count;
  869.  
  870.         if(warn_count < 1)
  871.         {
  872.             printf("blit width %d height %d\n",
  873.                     width, height);
  874.             warn_count++;
  875.         };
  876.     };
  877.  
  878.  
  879.     if((context->cmd_buffer & 0xFC0)==0xFC0)
  880.         context->cmd_buffer&= 0xFFFFF000;
  881.  
  882.     b = (u32_t*)ALIGN(context->cmd_buffer,16);
  883.  
  884.     offset = context->cmd_offset + ((u32_t)b & 0xFFF);
  885.  
  886.     cmd = XY_SRC_COPY_CHROMA_CMD | BLT_WRITE_RGB | BLT_WRITE_ALPHA;
  887.     cmd |= 3 << 17;
  888.  
  889.     br13 = os_display->pitch;
  890.     br13|= ROP_COPY_SRC << 16;
  891.     br13|= FORMAT8888   << 24;
  892.  
  893.     b[n++] = cmd;
  894.     b[n++] = br13;
  895.     b[n++] = (dst_y << 16) | dst_x;                   // left, top
  896.     b[n++] = ((dst_y+height)<< 16)|(dst_x+width); // bottom, right
  897.     b[n++] = 0;                          // destination
  898.     b[n++] = (src_y << 16) | src_x;      // source left & top
  899.     b[n++] = bitmap->pitch;              // source pitch
  900.     b[n++] = bitmap->gaddr;              // source
  901.  
  902.     b[n++] = 0;                          // Transparency Color Low
  903.     b[n++] = 0x00FFFFFF;                 // Transparency Color High
  904.  
  905.     b[n++] = MI_BATCH_BUFFER_END;
  906.     if( n & 1)
  907.         b[n++] = MI_NOOP;
  908.  
  909.     context->cmd_buffer+= n*4;
  910.  
  911.     context->obj->base.pending_read_domains |= I915_GEM_DOMAIN_COMMAND;
  912.  
  913.  
  914.     mutex_lock(&main_device->struct_mutex);
  915.  
  916.     i915_gem_object_set_to_gtt_domain(bitmap->obj, false);
  917.  
  918.     if (HAS_BLT(main_device))
  919.     {
  920.         u32 seqno;
  921.         int i;
  922.  
  923.         ring = &dev_priv->ring[BCS];
  924. //        printf("dispatch...  ");
  925.  
  926.         i915_gem_object_sync(bitmap->obj, ring);
  927.         intel_ring_invalidate_all_caches(ring);
  928.  
  929.         seqno = i915_gem_next_request_seqno(ring);
  930. //        printf("seqno = %d\n", seqno);
  931.  
  932.         for (i = 0; i < ARRAY_SIZE(ring->sync_seqno); i++) {
  933.             if (seqno < ring->sync_seqno[i]) {
  934.             /* The GPU can not handle its semaphore value wrapping,
  935.              * so every billion or so execbuffers, we need to stall
  936.              * the GPU in order to reset the counters.
  937.              */
  938.                 DRM_DEBUG("wrap seqno\n");
  939.  
  940.                 ret = i915_gpu_idle(main_device);
  941.                 if (ret)
  942.                     goto fail;
  943.                 i915_gem_retire_requests(main_device);
  944.  
  945.                 BUG_ON(ring->sync_seqno[i]);
  946.             }
  947.         }
  948.  
  949.         ret = ring->dispatch_execbuffer(ring, offset, n*4);
  950.         if (ret)
  951.             goto fail;
  952. //        printf("done\n");
  953.  
  954.         bitmap->obj->base.read_domains = bitmap->obj->base.pending_read_domains;
  955.         bitmap->obj->base.write_domain = bitmap->obj->base.pending_write_domain;
  956.         bitmap->obj->fenced_gpu_access = bitmap->obj->pending_fenced_gpu_access;
  957.  
  958.         i915_gem_object_move_to_active(bitmap->obj, ring, seqno);
  959.  
  960.         i915_gem_execbuffer_retire_commands(main_device, NULL, ring);
  961. //        printf("retire\n");
  962.     }
  963.     else
  964.     {
  965.         ring = &dev_priv->ring[RCS];
  966.         ring->dispatch_execbuffer(ring, offset, n*4);
  967.         ring->flush(ring, 0, I915_GEM_DOMAIN_RENDER);
  968.     };
  969.  
  970. //    bitmap->obj->base.read_domains = I915_GEM_DOMAIN_CPU;
  971. //    bitmap->obj->base.write_domain = I915_GEM_DOMAIN_CPU;
  972.  
  973.     mutex_unlock(&main_device->struct_mutex);
  974. fail:
  975.     return ret;
  976. };
  977.  
  978.  
  979. #if 0
  980.  
  981.     i915_gem_execbuffer_retire_commands(dev, ring);
  982. /* For display hotplug interrupt */
  983. static void
  984. ironlake_enable_display_irq(drm_i915_private_t *dev_priv, u32 mask)
  985. {
  986.     if ((dev_priv->irq_mask & mask) != 0) {
  987.         dev_priv->irq_mask &= ~mask;
  988.         I915_WRITE(DEIMR, dev_priv->irq_mask);
  989.         POSTING_READ(DEIMR);
  990.     }
  991. }
  992.  
  993. static int ironlake_enable_vblank(struct drm_device *dev, int pipe)
  994. {
  995.     drm_i915_private_t *dev_priv = (drm_i915_private_t *) dev->dev_private;
  996.     unsigned long irqflags;
  997.  
  998. //    if (!i915_pipe_enabled(dev, pipe))
  999. //        return -EINVAL;
  1000.  
  1001.     spin_lock_irqsave(&dev_priv->irq_lock, irqflags);
  1002.     ironlake_enable_display_irq(dev_priv, (pipe == 0) ?
  1003.                     DE_PIPEA_VBLANK : DE_PIPEB_VBLANK);
  1004.     spin_unlock_irqrestore(&dev_priv->irq_lock, irqflags);
  1005.  
  1006.     return 0;
  1007. }
  1008.  
  1009.  
  1010.  
  1011. static int i915_interrupt_info(struct drm_device *dev)
  1012. {
  1013.     drm_i915_private_t *dev_priv = dev->dev_private;
  1014.     int ret, i, pipe;
  1015.  
  1016.     if (!HAS_PCH_SPLIT(dev)) {
  1017.         dbgprintf("Interrupt enable:    %08x\n",
  1018.                I915_READ(IER));
  1019.         dbgprintf("Interrupt identity:  %08x\n",
  1020.                I915_READ(IIR));
  1021.         dbgprintf("Interrupt mask:      %08x\n",
  1022.                I915_READ(IMR));
  1023.         for_each_pipe(pipe)
  1024.             dbgprintf("Pipe %c stat:         %08x\n",
  1025.                    pipe_name(pipe),
  1026.                    I915_READ(PIPESTAT(pipe)));
  1027.     } else {
  1028.         dbgprintf("North Display Interrupt enable:      %08x\n",
  1029.            I915_READ(DEIER));
  1030.         dbgprintf("North Display Interrupt identity:    %08x\n",
  1031.            I915_READ(DEIIR));
  1032.         dbgprintf("North Display Interrupt mask:        %08x\n",
  1033.            I915_READ(DEIMR));
  1034.         dbgprintf("South Display Interrupt enable:      %08x\n",
  1035.            I915_READ(SDEIER));
  1036.         dbgprintf("South Display Interrupt identity:    %08x\n",
  1037.            I915_READ(SDEIIR));
  1038.         dbgprintf("South Display Interrupt mask:        %08x\n",
  1039.            I915_READ(SDEIMR));
  1040.         dbgprintf("Graphics Interrupt enable:           %08x\n",
  1041.            I915_READ(GTIER));
  1042.         dbgprintf("Graphics Interrupt identity:         %08x\n",
  1043.            I915_READ(GTIIR));
  1044.         dbgprintf("Graphics Interrupt mask:             %08x\n",
  1045.                I915_READ(GTIMR));
  1046.     }
  1047.     dbgprintf("Interrupts received: %d\n",
  1048.            atomic_read(&dev_priv->irq_received));
  1049.     for (i = 0; i < I915_NUM_RINGS; i++) {
  1050.         if (IS_GEN6(dev) || IS_GEN7(dev)) {
  1051.             printf("Graphics Interrupt mask (%s):       %08x\n",
  1052.                    dev_priv->ring[i].name,
  1053.                    I915_READ_IMR(&dev_priv->ring[i]));
  1054.         }
  1055. //        i915_ring_seqno_info(m, &dev_priv->ring[i]);
  1056.     }
  1057.  
  1058.     return 0;
  1059. }
  1060.  
  1061. void execute_buffer (struct drm_i915_gem_object *buffer, uint32_t offset,
  1062.                      int size)
  1063. {
  1064.     struct intel_ring_buffer *ring;
  1065.     drm_i915_private_t *dev_priv = main_device->dev_private;
  1066.     u32 invalidate;
  1067.     u32 seqno = 2;
  1068.  
  1069.     offset += buffer->gtt_offset;
  1070. //    dbgprintf("execute %x size %d\n", offset, size);
  1071.  
  1072. //    asm volatile(
  1073. //    "mfence \n"
  1074. //    "wbinvd \n"
  1075. //    "mfence  \n"
  1076. //    :::"memory");
  1077.  
  1078.     ring = &dev_priv->ring[RCS];
  1079.     ring->dispatch_execbuffer(ring, offset, size);
  1080.  
  1081.     invalidate = I915_GEM_DOMAIN_COMMAND;
  1082.     if (INTEL_INFO(main_device)->gen >= 4)
  1083.         invalidate |= I915_GEM_DOMAIN_SAMPLER;
  1084.     if (ring->flush(ring, invalidate, 0))
  1085.         i915_gem_next_request_seqno(ring);
  1086.  
  1087.     ring->irq_get(ring);
  1088.  
  1089.     ring->add_request(ring, &seqno);
  1090.  
  1091. //    i915_interrupt_info(main_device);
  1092.  
  1093. };
  1094.  
  1095.  
  1096. int blit_textured(u32 hbitmap, int  dst_x, int dst_y,
  1097.                int src_x, int src_y, u32 w, u32 h)
  1098. {
  1099.     drm_i915_private_t *dev_priv = main_device->dev_private;
  1100.  
  1101.     bitmap_t  *src_bitmap, *dst_bitmap;
  1102.     bitmap_t   screen;
  1103.  
  1104.     rect_t     winrc;
  1105.  
  1106. //    dbgprintf("  handle: %d dx %d dy %d sx %d sy %d w %d h %d\n",
  1107. //              hbitmap, dst_x, dst_y, src_x, src_y, w, h);
  1108.  
  1109.     if(unlikely(hbitmap==0))
  1110.         return -1;
  1111.  
  1112.     src_bitmap = (bitmap_t*)hman_get_data(&bm_man, hbitmap);
  1113. //    dbgprintf("bitmap %x\n", src_bitmap);
  1114.  
  1115.     if(unlikely(src_bitmap==NULL))
  1116.         return -1;
  1117.  
  1118.     GetWindowRect(&winrc);
  1119.  
  1120.     screen.pitch  = os_display->pitch;
  1121.     screen.gaddr  = 0;
  1122.     screen.width  = os_display->width;
  1123.     screen.height = os_display->height;
  1124.     screen.obj    = (void*)-1;
  1125.  
  1126.     dst_bitmap = &screen;
  1127.  
  1128.     dst_x+= winrc.left;
  1129.     dst_y+= winrc.top;
  1130.  
  1131.     sna_blit_copy(dst_bitmap, dst_x, dst_y, w, h, src_bitmap, src_x, src_y);
  1132.  
  1133. };
  1134.  
  1135. int sna_blit_tex(bitmap_t *dst_bitmap, int dst_x, int dst_y,
  1136.                   int w, int h, bitmap_t *src_bitmap, int src_x, int src_y,
  1137.                   bitmap_t *mask_bitmap);
  1138.  
  1139.  
  1140. int blit_tex(u32 hbitmap, int  dst_x, int dst_y,
  1141.              int src_x, int src_y, u32 w, u32 h)
  1142. {
  1143.     drm_i915_private_t *dev_priv = main_device->dev_private;
  1144.     struct context *ctx;
  1145.  
  1146.     bitmap_t  *src_bitmap, *dst_bitmap;
  1147.     bitmap_t   screen;
  1148.     int        ret;
  1149.  
  1150.     bitmap_t *mask_bitmap;
  1151.     rect_t     winrc;
  1152.  
  1153. //    dbgprintf("  handle: %d dx %d dy %d sx %d sy %d w %d h %d\n",
  1154. //              hbitmap, dst_x, dst_y, src_x, src_y, w, h);
  1155.  
  1156.     if(unlikely(hbitmap==0))
  1157.         return -1;
  1158.  
  1159.     src_bitmap = (bitmap_t*)hman_get_data(&bm_man, hbitmap);
  1160. //    dbgprintf("bitmap %x\n", src_bitmap);
  1161.  
  1162.     if(unlikely(src_bitmap==NULL))
  1163.         return -1;
  1164.  
  1165.     ctx = get_context();
  1166.     if(unlikely(ctx==NULL))
  1167.     {
  1168.         ret = create_context();
  1169.         if(ret!=0)
  1170.             return -1;
  1171.  
  1172.         ctx = get_context();
  1173.     };
  1174.  
  1175.     mask_bitmap = ctx->mask;
  1176.  
  1177.     GetWindowRect(&winrc);
  1178.     dst_x+= winrc.left;
  1179.     dst_y+= winrc.top;
  1180.  
  1181.  
  1182.     if(ctx->seqno != os_display->mask_seqno)
  1183.     {
  1184.         u8* src_offset;
  1185.         u8* dst_offset;
  1186.         u32 slot;
  1187.         u32 ifl;
  1188.  
  1189.         ret = gem_object_lock(mask_bitmap->obj);
  1190.         if(ret !=0 )
  1191.         {
  1192.             dbgprintf("%s fail\n", __FUNCTION__);
  1193.             return ret;
  1194.         };
  1195.  
  1196. //        printf("width %d height %d\n", winrc.right, winrc.bottom);
  1197.  
  1198.         mask_bitmap->width  = winrc.right;
  1199.         mask_bitmap->height = winrc.bottom;
  1200.         mask_bitmap->pitch =  ALIGN(w,64);
  1201.  
  1202.         slot = *((u8*)CURRENT_TASK);
  1203. //        slot = 0x01;
  1204.  
  1205.         slot|= (slot<<8)|(slot<<16)|(slot<<24);
  1206.  
  1207.  
  1208.         __asm__ __volatile__ (
  1209.         "movd       %[slot],   %%xmm6    \n"
  1210.         "punpckldq  %%xmm6, %%xmm6            \n"
  1211.         "punpcklqdq %%xmm6, %%xmm6            \n"
  1212.         :: [slot]  "m" (slot)
  1213.         :"xmm6");
  1214.  
  1215.         src_offset = mask_bitmap->uaddr;
  1216.  
  1217.         dst_offset = (u8*)(dst_y*os_display->width + dst_x);
  1218.         dst_offset+= get_display_map();
  1219.  
  1220.         u32_t tmp_h = mask_bitmap->height;
  1221.  
  1222.       ifl = safe_cli();
  1223.         while( tmp_h--)
  1224.         {
  1225.             int tmp_w = mask_bitmap->width;
  1226.  
  1227.             u8* tmp_src = src_offset;
  1228.             u8* tmp_dst = dst_offset;
  1229.  
  1230.             src_offset+= mask_bitmap->pitch;
  1231.             dst_offset+= os_display->width;
  1232.  
  1233. //            while( tmp_w--)
  1234. //            {
  1235. //                *(tmp_src) = (*tmp_dst==slot)?0x1:0x00;
  1236. //                tmp_src++;
  1237. //                tmp_dst++;
  1238. //            };
  1239.             while(tmp_w >= 64)
  1240.             {
  1241.                 __asm__ __volatile__ (
  1242.                 "movdqu     (%0),   %%xmm0            \n"
  1243.                 "movdqu   16(%0),   %%xmm1            \n"
  1244.                 "movdqu   32(%0),   %%xmm2            \n"
  1245.                 "movdqu   48(%0),   %%xmm3            \n"
  1246.                 "pcmpeqb    %%xmm6, %%xmm0            \n"
  1247.                 "pcmpeqb    %%xmm6, %%xmm1            \n"
  1248.                 "pcmpeqb    %%xmm6, %%xmm2            \n"
  1249.                 "pcmpeqb    %%xmm6, %%xmm3            \n"
  1250.                 "movdqa     %%xmm0,   (%%edi)         \n"
  1251.                 "movdqa     %%xmm1, 16(%%edi)         \n"
  1252.                 "movdqa     %%xmm2, 32(%%edi)         \n"
  1253.                 "movdqa     %%xmm3, 48(%%edi)         \n"
  1254.  
  1255.                 :: "r" (tmp_dst), "D" (tmp_src)
  1256.                 :"xmm0","xmm1","xmm2","xmm3");
  1257.                 tmp_w -= 64;
  1258.                 tmp_src += 64;
  1259.                 tmp_dst += 64;
  1260.             }
  1261.  
  1262.             if( tmp_w >= 32 )
  1263.             {
  1264.                 __asm__ __volatile__ (
  1265.                 "movdqu     (%0),   %%xmm0            \n"
  1266.                 "movdqu   16(%0),   %%xmm1            \n"
  1267.                 "pcmpeqb    %%xmm6, %%xmm0            \n"
  1268.                 "pcmpeqb    %%xmm6, %%xmm1            \n"
  1269.                 "movdqa     %%xmm0,   (%%edi)         \n"
  1270.                 "movdqa     %%xmm1, 16(%%edi)         \n"
  1271.  
  1272.                 :: "r" (tmp_dst), "D" (tmp_src)
  1273.                 :"xmm0","xmm1");
  1274.                 tmp_w -= 32;
  1275.                 tmp_src += 32;
  1276.                 tmp_dst += 32;
  1277.             }
  1278.  
  1279.             while( tmp_w > 0 )
  1280.             {
  1281.                 __asm__ __volatile__ (
  1282.                 "movdqu     (%0),   %%xmm0            \n"
  1283.                 "pcmpeqb    %%xmm6, %%xmm0            \n"
  1284.                 "movdqa     %%xmm0,   (%%edi)         \n"
  1285.                 :: "r" (tmp_dst), "D" (tmp_src)
  1286.                 :"xmm0");
  1287.                 tmp_w -= 16;
  1288.                 tmp_src += 16;
  1289.                 tmp_dst += 16;
  1290.             }
  1291.         };
  1292.       safe_sti(ifl);
  1293.       ctx->seqno = os_display->mask_seqno;
  1294.     }
  1295.  
  1296.     screen.pitch  = os_display->pitch;
  1297.     screen.gaddr  = 0;
  1298.     screen.width  = os_display->width;
  1299.     screen.height = os_display->height;
  1300.     screen.obj    = (void*)-1;
  1301.  
  1302.     dst_bitmap = &screen;
  1303.  
  1304.  
  1305.     sna_blit_tex(dst_bitmap, dst_x, dst_y, w, h, src_bitmap, src_x, src_y,
  1306.                  mask_bitmap);
  1307.  
  1308. //    asm volatile ("int3");
  1309. };
  1310.  
  1311.  
  1312. #endif
  1313.  
  1314.  
  1315.  
  1316.  
  1317.  
  1318.  
  1319.  
  1320.  
  1321. void __stdcall run_workqueue(struct workqueue_struct *cwq)
  1322. {
  1323.     unsigned long irqflags;
  1324.  
  1325. //    dbgprintf("wq: %x head %x, next %x\n",
  1326. //               cwq, &cwq->worklist, cwq->worklist.next);
  1327.  
  1328.     spin_lock_irqsave(&cwq->lock, irqflags);
  1329.  
  1330.     while (!list_empty(&cwq->worklist))
  1331.     {
  1332.         struct work_struct *work = list_entry(cwq->worklist.next,
  1333.                                         struct work_struct, entry);
  1334.         work_func_t f = work->func;
  1335.         list_del_init(cwq->worklist.next);
  1336. //        dbgprintf("head %x, next %x\n",
  1337. //                  &cwq->worklist, cwq->worklist.next);
  1338.  
  1339.         spin_unlock_irqrestore(&cwq->lock, irqflags);
  1340.         f(work);
  1341.         spin_lock_irqsave(&cwq->lock, irqflags);
  1342.     }
  1343.  
  1344.     spin_unlock_irqrestore(&cwq->lock, irqflags);
  1345. }
  1346.  
  1347.  
  1348. static inline
  1349. int __queue_work(struct workqueue_struct *wq,
  1350.                          struct work_struct *work)
  1351. {
  1352.     unsigned long flags;
  1353.  
  1354. //    dbgprintf("wq: %x, work: %x\n",
  1355. //               wq, work );
  1356.  
  1357.     if(!list_empty(&work->entry))
  1358.         return 0;
  1359.  
  1360.     spin_lock_irqsave(&wq->lock, flags);
  1361.  
  1362.     if(list_empty(&wq->worklist))
  1363.         TimerHs(0,0, run_workqueue, wq);
  1364.  
  1365.     list_add_tail(&work->entry, &wq->worklist);
  1366.  
  1367.     spin_unlock_irqrestore(&wq->lock, flags);
  1368. //    dbgprintf("wq: %x head %x, next %x\n",
  1369. //               wq, &wq->worklist, wq->worklist.next);
  1370.  
  1371.     return 1;
  1372. };
  1373.  
  1374. void __stdcall delayed_work_timer_fn(unsigned long __data)
  1375. {
  1376.     struct delayed_work *dwork = (struct delayed_work *)__data;
  1377.     struct workqueue_struct *wq = dwork->work.data;
  1378.  
  1379. //    dbgprintf("wq: %x, work: %x\n",
  1380. //               wq, &dwork->work );
  1381.  
  1382.     __queue_work(wq, &dwork->work);
  1383. }
  1384.  
  1385.  
  1386. int queue_delayed_work_on(struct workqueue_struct *wq,
  1387.                         struct delayed_work *dwork, unsigned long delay)
  1388. {
  1389.     struct work_struct *work = &dwork->work;
  1390.  
  1391.     work->data = wq;
  1392.     TimerHs(0,0, delayed_work_timer_fn, dwork);
  1393.     return 1;
  1394. }
  1395.  
  1396. int queue_delayed_work(struct workqueue_struct *wq,
  1397.                         struct delayed_work *dwork, unsigned long delay)
  1398. {
  1399.     u32  flags;
  1400.  
  1401. //    dbgprintf("wq: %x, work: %x\n",
  1402. //               wq, &dwork->work );
  1403.  
  1404.     if (delay == 0)
  1405.         return __queue_work(wq, &dwork->work);
  1406.  
  1407.     return queue_delayed_work_on(wq, dwork, delay);
  1408. }
  1409.  
  1410.  
  1411. struct workqueue_struct *alloc_workqueue(const char *fmt,
  1412.                            unsigned int flags,
  1413.                            int max_active)
  1414. {
  1415.     struct workqueue_struct *wq;
  1416.  
  1417.     wq = kzalloc(sizeof(*wq),0);
  1418.     if (!wq)
  1419.         goto err;
  1420.  
  1421.     INIT_LIST_HEAD(&wq->worklist);
  1422.  
  1423.     return wq;
  1424. err:
  1425.     return NULL;
  1426. }
  1427.  
  1428. #define NSEC_PER_SEC    1000000000L
  1429.  
  1430. void getrawmonotonic(struct timespec *ts)
  1431. {
  1432.     u32 tmp = GetTimerTicks();
  1433.  
  1434.     ts->tv_sec  = tmp/100;
  1435.     ts->tv_nsec = (tmp - ts->tv_sec*100)*10000000;
  1436. }
  1437.  
  1438. void set_normalized_timespec(struct timespec *ts, time_t sec, long nsec)
  1439. {
  1440.         while (nsec >= NSEC_PER_SEC) {
  1441.                 nsec -= NSEC_PER_SEC;
  1442.                 ++sec;
  1443.         }
  1444.         while (nsec < 0) {
  1445.                 nsec += NSEC_PER_SEC;
  1446.                 --sec;
  1447.         }
  1448.         ts->tv_sec = sec;
  1449.         ts->tv_nsec = nsec;
  1450. }
  1451.  
  1452.  
  1453.  
  1454.