Subversion Repositories Kolibri OS

Rev

Blame | Last modification | View Log | RSS feed

  1. ;***** THIS IS A MACHINE GENERATED FILE - DO NOT EDIT ********************
  2. ;***** Created: 2005-01-11 10:30 ******* Source: ATmega16.xml ************
  3. ;*************************************************************************
  4. ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y
  5. ;*
  6. ;* Number            : AVR000
  7. ;* File Name         : "m16def.inc"
  8. ;* Title             : Register/Bit Definitions for the ATmega16
  9. ;* Date              : 2005-01-11
  10. ;* Version           : 2.14
  11. ;* Support E-mail    : avr@atmel.com
  12. ;* Target MCU        : ATmega16
  13. ;*
  14. ;* DESCRIPTION
  15. ;* When including this file in the assembly program file, all I/O register
  16. ;* names and I/O register bit names appearing in the data book can be used.
  17. ;* In addition, the six registers forming the three data pointers X, Y and
  18. ;* Z have been assigned names XL - ZH. Highest RAM address for Internal
  19. ;* SRAM is also defined
  20. ;*
  21. ;* The Register names are represented by their hexadecimal address.
  22. ;*
  23. ;* The Register Bit names are represented by their bit number (0-7).
  24. ;*
  25. ;* Please observe the difference in using the bit names with instructions
  26. ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc"
  27. ;* (skip if bit in register set/cleared). The following example illustrates
  28. ;* this:
  29. ;*
  30. ;* in    r16,PORTB             ;read PORTB latch
  31. ;* sbr   r16,(1<<PB6)+(1<<PB5) ;set PB6 and PB5 (use masks, not bit#)
  32. ;* out   PORTB,r16             ;output to PORTB
  33. ;*
  34. ;* in    r16,TIFR              ;read the Timer Interrupt Flag Register
  35. ;* sbrc  r16,TOV0              ;test the overflow flag (use bit#)
  36. ;* rjmp  TOV0_is_set           ;jump if set
  37. ;* ...                         ;otherwise do something else
  38. ;*************************************************************************
  39.  
  40. #ifndef _M16DEF_INC_
  41. #define _M16DEF_INC_
  42.  
  43.  
  44. #pragma partinc 0
  45.  
  46. ; ***** SPECIFY DEVICE ***************************************************
  47. .device ATmega16
  48. #pragma AVRPART ADMIN PART_NAME ATmega16
  49. .equ    SIGNATURE_000   = 0x1e
  50. .equ    SIGNATURE_001   = 0x94
  51. .equ    SIGNATURE_002   = 0x03
  52.  
  53. #pragma AVRPART CORE CORE_VERSION V2E
  54.  
  55.  
  56. ; ***** I/O REGISTER DEFINITIONS *****************************************
  57. ; NOTE:
  58. ; Definitions marked "MEMORY MAPPED"are extended I/O ports
  59. ; and cannot be used with IN/OUT instructions
  60. .equ    SREG    = 0x3f
  61. .equ    SPH     = 0x3e
  62. .equ    SPL     = 0x3d
  63. .equ    OCR0    = 0x3c
  64. .equ    GICR    = 0x3b
  65. .equ    GIFR    = 0x3a
  66. .equ    TIMSK   = 0x39
  67. .equ    TIFR    = 0x38
  68. .equ    SPMCSR  = 0x37
  69. .equ    TWCR    = 0x36
  70. .equ    MCUCR   = 0x35
  71. .equ    MCUCSR  = 0x34
  72. .equ    TCCR0   = 0x33
  73. .equ    TCNT0   = 0x32
  74. .equ    OSCCAL  = 0x31
  75. .equ    OCDR    = 0x31
  76. .equ    SFIOR   = 0x30
  77. .equ    TCCR1A  = 0x2f
  78. .equ    TCCR1B  = 0x2e
  79. .equ    TCNT1H  = 0x2d
  80. .equ    TCNT1L  = 0x2c
  81. .equ    OCR1AH  = 0x2b
  82. .equ    OCR1AL  = 0x2a
  83. .equ    OCR1BH  = 0x29
  84. .equ    OCR1BL  = 0x28
  85. .equ    ICR1H   = 0x27
  86. .equ    ICR1L   = 0x26
  87. .equ    TCCR2   = 0x25
  88. .equ    TCNT2   = 0x24
  89. .equ    OCR2    = 0x23
  90. .equ    ASSR    = 0x22
  91. .equ    WDTCR   = 0x21
  92. .equ    UBRRH   = 0x20
  93. .equ    UCSRC   = 0x20
  94. .equ    EEARH   = 0x1f
  95. .equ    EEARL   = 0x1e
  96. .equ    EEDR    = 0x1d
  97. .equ    EECR    = 0x1c
  98. .equ    PORTA   = 0x1b
  99. .equ    DDRA    = 0x1a
  100. .equ    PINA    = 0x19
  101. .equ    PORTB   = 0x18
  102. .equ    DDRB    = 0x17
  103. .equ    PINB    = 0x16
  104. .equ    PORTC   = 0x15
  105. .equ    DDRC    = 0x14
  106. .equ    PINC    = 0x13
  107. .equ    PORTD   = 0x12
  108. .equ    DDRD    = 0x11
  109. .equ    PIND    = 0x10
  110. .equ    SPDR    = 0x0f
  111. .equ    SPSR    = 0x0e
  112. .equ    SPCR    = 0x0d
  113. .equ    UDR     = 0x0c
  114. .equ    UCSRA   = 0x0b
  115. .equ    UCSRB   = 0x0a
  116. .equ    UBRRL   = 0x09
  117. .equ    ACSR    = 0x08
  118. .equ    ADMUX   = 0x07
  119. .equ    ADCSRA  = 0x06
  120. .equ    ADCH    = 0x05
  121. .equ    ADCL    = 0x04
  122. .equ    TWDR    = 0x03
  123. .equ    TWAR    = 0x02
  124. .equ    TWSR    = 0x01
  125. .equ    TWBR    = 0x00
  126.  
  127.  
  128. ; ***** BIT DEFINITIONS **************************************************
  129.  
  130. ; ***** TIMER_COUNTER_0 **************
  131. ; TCCR0 - Timer/Counter Control Register
  132. .equ    CS00    = 0     ; Clock Select 1
  133. .equ    CS01    = 1     ; Clock Select 1
  134. .equ    CS02    = 2     ; Clock Select 2
  135. .equ    WGM01   = 3     ; Waveform Generation Mode 1
  136. .equ    CTC0    = WGM01 ; For compatibility
  137. .equ    COM00   = 4     ; Compare match Output Mode 0
  138. .equ    COM01   = 5     ; Compare Match Output Mode 1
  139. .equ    WGM00   = 6     ; Waveform Generation Mode 0
  140. .equ    PWM0    = WGM00 ; For compatibility
  141. .equ    FOC0    = 7     ; Force Output Compare
  142.  
  143. ; TCNT0 - Timer/Counter Register
  144. .equ    TCNT0_0 = 0     ;
  145. .equ    TCNT0_1 = 1     ;
  146. .equ    TCNT0_2 = 2     ;
  147. .equ    TCNT0_3 = 3     ;
  148. .equ    TCNT0_4 = 4     ;
  149. .equ    TCNT0_5 = 5     ;
  150. .equ    TCNT0_6 = 6     ;
  151. .equ    TCNT0_7 = 7     ;
  152.  
  153. ; OCR0 - Output Compare Register
  154. .equ    OCR0_0  = 0     ;
  155. .equ    OCR0_1  = 1     ;
  156. .equ    OCR0_2  = 2     ;
  157. .equ    OCR0_3  = 3     ;
  158. .equ    OCR0_4  = 4     ;
  159. .equ    OCR0_5  = 5     ;
  160. .equ    OCR0_6  = 6     ;
  161. .equ    OCR0_7  = 7     ;
  162.  
  163. ; TIMSK - Timer/Counter Interrupt Mask Register
  164. .equ    TOIE0   = 0     ; Timer/Counter0 Overflow Interrupt Enable
  165. .equ    OCIE0   = 1     ; Timer/Counter0 Output Compare Match Interrupt register
  166.  
  167. ; TIFR - Timer/Counter Interrupt Flag register
  168. .equ    TOV0    = 0     ; Timer/Counter0 Overflow Flag
  169. .equ    OCF0    = 1     ; Output Compare Flag 0
  170.  
  171. ; SFIOR - Special Function IO Register
  172. .equ    PSR10   = 0     ; Prescaler Reset Timer/Counter1 and Timer/Counter0
  173.  
  174.  
  175. ; ***** TIMER_COUNTER_1 **************
  176. ; TIMSK - Timer/Counter Interrupt Mask Register
  177. .equ    TOIE1   = 2     ; Timer/Counter1 Overflow Interrupt Enable
  178. .equ    OCIE1B  = 3     ; Timer/Counter1 Output CompareB Match Interrupt Enable
  179. .equ    OCIE1A  = 4     ; Timer/Counter1 Output CompareA Match Interrupt Enable
  180. .equ    TICIE1  = 5     ; Timer/Counter1 Input Capture Interrupt Enable
  181.  
  182. ; TIFR - Timer/Counter Interrupt Flag register
  183. .equ    TOV1    = 2     ; Timer/Counter1 Overflow Flag
  184. .equ    OCF1B   = 3     ; Output Compare Flag 1B
  185. .equ    OCF1A   = 4     ; Output Compare Flag 1A
  186. .equ    ICF1    = 5     ; Input Capture Flag 1
  187.  
  188. ; TCCR1A - Timer/Counter1 Control Register A
  189. .equ    WGM10   = 0     ; Waveform Generation Mode
  190. .equ    PWM10   = WGM10 ; For compatibility
  191. .equ    WGM11   = 1     ; Waveform Generation Mode
  192. .equ    PWM11   = WGM11 ; For compatibility
  193. .equ    FOC1B   = 2     ; Force Output Compare 1B
  194. .equ    FOC1A   = 3     ; Force Output Compare 1A
  195. .equ    COM1B0  = 4     ; Compare Output Mode 1B, bit 0
  196. .equ    COM1B1  = 5     ; Compare Output Mode 1B, bit 1
  197. .equ    COM1A0  = 6     ; Comparet Ouput Mode 1A, bit 0
  198. .equ    COM1A1  = 7     ; Compare Output Mode 1A, bit 1
  199.  
  200. ; TCCR1B - Timer/Counter1 Control Register B
  201. .equ    CS10    = 0     ; Prescaler source of Timer/Counter 1
  202. .equ    CS11    = 1     ; Prescaler source of Timer/Counter 1
  203. .equ    CS12    = 2     ; Prescaler source of Timer/Counter 1
  204. .equ    WGM12   = 3     ; Waveform Generation Mode
  205. .equ    CTC10   = WGM12 ; For compatibility
  206. .equ    CTC1    = WGM12 ; For compatibility
  207. .equ    WGM13   = 4     ; Waveform Generation Mode
  208. .equ    CTC11   = WGM13 ; For compatibility
  209. .equ    ICES1   = 6     ; Input Capture 1 Edge Select
  210. .equ    ICNC1   = 7     ; Input Capture 1 Noise Canceler
  211.  
  212.  
  213. ; ***** EXTERNAL_INTERRUPT ***********
  214. ; GICR - General Interrupt Control Register
  215. .equ    GIMSK   = GICR  ; For compatibility
  216. .equ    IVCE    = 0     ; Interrupt Vector Change Enable
  217. .equ    IVSEL   = 1     ; Interrupt Vector Select
  218. .equ    INT2    = 5     ; External Interrupt Request 2 Enable
  219. .equ    INT0    = 6     ; External Interrupt Request 0 Enable
  220. .equ    INT1    = 7     ; External Interrupt Request 1 Enable
  221.  
  222. ; GIFR - General Interrupt Flag Register
  223. .equ    INTF2   = 5     ; External Interrupt Flag 2
  224. .equ    INTF0   = 6     ; External Interrupt Flag 0
  225. .equ    INTF1   = 7     ; External Interrupt Flag 1
  226.  
  227. ; MCUCR - General Interrupt Control Register
  228. .equ    ISC00   = 0     ; Interrupt Sense Control 0 Bit 0
  229. .equ    ISC01   = 1     ; Interrupt Sense Control 0 Bit 1
  230. .equ    ISC10   = 2     ; Interrupt Sense Control 1 Bit 0
  231. .equ    ISC11   = 3     ; Interrupt Sense Control 1 Bit 1
  232.  
  233. ; MCUCSR - MCU Control And Status Register
  234. .equ    ISC2    = 6     ; Interrupt Sense Control 2
  235.  
  236.  
  237. ; ***** EEPROM ***********************
  238. ; EEDR - EEPROM Data Register
  239. .equ    EEDR0   = 0     ; EEPROM Data Register bit 0
  240. .equ    EEDR1   = 1     ; EEPROM Data Register bit 1
  241. .equ    EEDR2   = 2     ; EEPROM Data Register bit 2
  242. .equ    EEDR3   = 3     ; EEPROM Data Register bit 3
  243. .equ    EEDR4   = 4     ; EEPROM Data Register bit 4
  244. .equ    EEDR5   = 5     ; EEPROM Data Register bit 5
  245. .equ    EEDR6   = 6     ; EEPROM Data Register bit 6
  246. .equ    EEDR7   = 7     ; EEPROM Data Register bit 7
  247.  
  248. ; EECR - EEPROM Control Register
  249. .equ    EERE    = 0     ; EEPROM Read Enable
  250. .equ    EEWE    = 1     ; EEPROM Write Enable
  251. .equ    EEMWE   = 2     ; EEPROM Master Write Enable
  252. .equ    EEWEE   = EEMWE ; For compatibility
  253. .equ    EERIE   = 3     ; EEPROM Ready Interrupt Enable
  254.  
  255.  
  256. ; ***** CPU **************************
  257. ; SREG - Status Register
  258. .equ    SREG_C  = 0     ; Carry Flag
  259. .equ    SREG_Z  = 1     ; Zero Flag
  260. .equ    SREG_N  = 2     ; Negative Flag
  261. .equ    SREG_V  = 3     ; Two's Complement Overflow Flag
  262. .equ    SREG_S  = 4     ; Sign Bit
  263. .equ    SREG_H  = 5     ; Half Carry Flag
  264. .equ    SREG_T  = 6     ; Bit Copy Storage
  265. .equ    SREG_I  = 7     ; Global Interrupt Enable
  266.  
  267. ; MCUCR - MCU Control Register
  268. ;.equ   ISC00   = 0     ; Interrupt Sense Control 0 Bit 0
  269. ;.equ   ISC01   = 1     ; Interrupt Sense Control 0 Bit 1
  270. ;.equ   ISC10   = 2     ; Interrupt Sense Control 1 Bit 0
  271. ;.equ   ISC11   = 3     ; Interrupt Sense Control 1 Bit 1
  272. .equ    SM0     = 4     ; Sleep Mode Select
  273. .equ    SM1     = 5     ; Sleep Mode Select
  274. .equ    SE      = 6     ; Sleep Enable
  275. .equ    SM2     = 7     ; Sleep Mode Select
  276.  
  277. ; MCUCSR - MCU Control And Status Register
  278. .equ    MCUSR   = MCUCSR        ; For compatibility
  279. .equ    PORF    = 0     ; Power-on reset flag
  280. .equ    EXTRF   = 1     ; External Reset Flag
  281. .equ    EXTREF  = EXTRF ; For compatibility
  282. .equ    BORF    = 2     ; Brown-out Reset Flag
  283. .equ    WDRF    = 3     ; Watchdog Reset Flag
  284. .equ    JTRF    = 4     ; JTAG Reset Flag
  285. .equ    JTD     = 7     ; JTAG Interface Disable
  286.  
  287. ; OSCCAL - Oscillator Calibration Value
  288. .equ    CAL0    = 0     ; Oscillator Calibration Value Bit0
  289. .equ    CAL1    = 1     ; Oscillator Calibration Value Bit1
  290. .equ    CAL2    = 2     ; Oscillator Calibration Value Bit2
  291. .equ    CAL3    = 3     ; Oscillator Calibration Value Bit3
  292. .equ    CAL4    = 4     ; Oscillator Calibration Value Bit4
  293. .equ    CAL5    = 5     ; Oscillator Calibration Value Bit5
  294. .equ    CAL6    = 6     ; Oscillator Calibration Value Bit6
  295. .equ    CAL7    = 7     ; Oscillator Calibration Value Bit7
  296.  
  297. ; SFIOR - Special function I/O register
  298. ;.equ   PSR10   = 0     ; Prescaler reset
  299. .equ    PSR2    = 1     ; Prescaler reset
  300. .equ    PUD     = 2     ; Pull-up Disable
  301. .equ    ADHSM   = 3     ; ADC High Speed Mode
  302. .equ    ADTS0   = 5     ; ADC High Speed Mode
  303. .equ    ADTS1   = 6     ; ADC Auto Trigger Source
  304. .equ    ADTS2   = 7     ; ADC Auto Trigger Source
  305.  
  306.  
  307. ; ***** TIMER_COUNTER_2 **************
  308. ; TIMSK - Timer/Counter Interrupt Mask register
  309. .equ    TOIE2   = 6     ; Timer/Counter2 Overflow Interrupt Enable
  310. .equ    OCIE2   = 7     ; Timer/Counter2 Output Compare Match Interrupt Enable
  311.  
  312. ; TIFR - Timer/Counter Interrupt Flag Register
  313. .equ    TOV2    = 6     ; Timer/Counter2 Overflow Flag
  314. .equ    OCF2    = 7     ; Output Compare Flag 2
  315.  
  316. ; TCCR2 - Timer/Counter2 Control Register
  317. .equ    CS20    = 0     ; Clock Select bit 0
  318. .equ    CS21    = 1     ; Clock Select bit 1
  319. .equ    CS22    = 2     ; Clock Select bit 2
  320. .equ    WGM21   = 3     ; Waveform Generation Mode
  321. .equ    CTC2    = WGM21 ; For compatibility
  322. .equ    COM20   = 4     ; Compare Output Mode bit 0
  323. .equ    COM21   = 5     ; Compare Output Mode bit 1
  324. .equ    WGM20   = 6     ; Waveform Genration Mode
  325. .equ    PWM2    = WGM20 ; For compatibility
  326. .equ    FOC2    = 7     ; Force Output Compare
  327.  
  328. ; TCNT2 - Timer/Counter2
  329. .equ    TCNT2_0 = 0     ; Timer/Counter 2 bit 0
  330. .equ    TCNT2_1 = 1     ; Timer/Counter 2 bit 1
  331. .equ    TCNT2_2 = 2     ; Timer/Counter 2 bit 2
  332. .equ    TCNT2_3 = 3     ; Timer/Counter 2 bit 3
  333. .equ    TCNT2_4 = 4     ; Timer/Counter 2 bit 4
  334. .equ    TCNT2_5 = 5     ; Timer/Counter 2 bit 5
  335. .equ    TCNT2_6 = 6     ; Timer/Counter 2 bit 6
  336. .equ    TCNT2_7 = 7     ; Timer/Counter 2 bit 7
  337.  
  338. ; OCR2 - Timer/Counter2 Output Compare Register
  339. .equ    OCR2_0  = 0     ; Timer/Counter2 Output Compare Register Bit 0
  340. .equ    OCR2_1  = 1     ; Timer/Counter2 Output Compare Register Bit 1
  341. .equ    OCR2_2  = 2     ; Timer/Counter2 Output Compare Register Bit 2
  342. .equ    OCR2_3  = 3     ; Timer/Counter2 Output Compare Register Bit 3
  343. .equ    OCR2_4  = 4     ; Timer/Counter2 Output Compare Register Bit 4
  344. .equ    OCR2_5  = 5     ; Timer/Counter2 Output Compare Register Bit 5
  345. .equ    OCR2_6  = 6     ; Timer/Counter2 Output Compare Register Bit 6
  346. .equ    OCR2_7  = 7     ; Timer/Counter2 Output Compare Register Bit 7
  347.  
  348. ; ASSR - Asynchronous Status Register
  349. .equ    TCR2UB  = 0     ; Timer/counter Control Register2 Update Busy
  350. .equ    OCR2UB  = 1     ; Output Compare Register2 Update Busy
  351. .equ    TCN2UB  = 2     ; Timer/Counter2 Update Busy
  352. .equ    AS2     = 3     ; Asynchronous Timer/counter2
  353.  
  354. ; SFIOR - Special Function IO Register
  355. ;.equ   PSR2    = 1     ; Prescaler Reset Timer/Counter2
  356.  
  357.  
  358. ; ***** SPI **************************
  359. ; SPDR - SPI Data Register
  360. .equ    SPDR0   = 0     ; SPI Data Register bit 0
  361. .equ    SPDR1   = 1     ; SPI Data Register bit 1
  362. .equ    SPDR2   = 2     ; SPI Data Register bit 2
  363. .equ    SPDR3   = 3     ; SPI Data Register bit 3
  364. .equ    SPDR4   = 4     ; SPI Data Register bit 4
  365. .equ    SPDR5   = 5     ; SPI Data Register bit 5
  366. .equ    SPDR6   = 6     ; SPI Data Register bit 6
  367. .equ    SPDR7   = 7     ; SPI Data Register bit 7
  368.  
  369. ; SPSR - SPI Status Register
  370. .equ    SPI2X   = 0     ; Double SPI Speed Bit
  371. .equ    WCOL    = 6     ; Write Collision Flag
  372. .equ    SPIF    = 7     ; SPI Interrupt Flag
  373.  
  374. ; SPCR - SPI Control Register
  375. .equ    SPR0    = 0     ; SPI Clock Rate Select 0
  376. .equ    SPR1    = 1     ; SPI Clock Rate Select 1
  377. .equ    CPHA    = 2     ; Clock Phase
  378. .equ    CPOL    = 3     ; Clock polarity
  379. .equ    MSTR    = 4     ; Master/Slave Select
  380. .equ    DORD    = 5     ; Data Order
  381. .equ    SPE     = 6     ; SPI Enable
  382. .equ    SPIE    = 7     ; SPI Interrupt Enable
  383.  
  384.  
  385. ; ***** USART ************************
  386. ; UDR - USART I/O Data Register
  387. .equ    UDR0    = 0     ; USART I/O Data Register bit 0
  388. .equ    UDR1    = 1     ; USART I/O Data Register bit 1
  389. .equ    UDR2    = 2     ; USART I/O Data Register bit 2
  390. .equ    UDR3    = 3     ; USART I/O Data Register bit 3
  391. .equ    UDR4    = 4     ; USART I/O Data Register bit 4
  392. .equ    UDR5    = 5     ; USART I/O Data Register bit 5
  393. .equ    UDR6    = 6     ; USART I/O Data Register bit 6
  394. .equ    UDR7    = 7     ; USART I/O Data Register bit 7
  395.  
  396. ; UCSRA - USART Control and Status Register A
  397. .equ    USR     = UCSRA ; For compatibility
  398. .equ    MPCM    = 0     ; Multi-processor Communication Mode
  399. .equ    U2X     = 1     ; Double the USART transmission speed
  400. .equ    UPE     = 2     ; Parity Error
  401. .equ    PE      = UPE   ; For compatibility
  402. .equ    DOR     = 3     ; Data overRun
  403. .equ    FE      = 4     ; Framing Error
  404. .equ    UDRE    = 5     ; USART Data Register Empty
  405. .equ    TXC     = 6     ; USART Transmitt Complete
  406. .equ    RXC     = 7     ; USART Receive Complete
  407.  
  408. ; UCSRB - USART Control and Status Register B
  409. .equ    UCR     = UCSRB ; For compatibility
  410. .equ    TXB8    = 0     ; Transmit Data Bit 8
  411. .equ    RXB8    = 1     ; Receive Data Bit 8
  412. .equ    UCSZ2   = 2     ; Character Size
  413. .equ    CHR9    = UCSZ2 ; For compatibility
  414. .equ    TXEN    = 3     ; Transmitter Enable
  415. .equ    RXEN    = 4     ; Receiver Enable
  416. .equ    UDRIE   = 5     ; USART Data register Empty Interrupt Enable
  417. .equ    TXCIE   = 6     ; TX Complete Interrupt Enable
  418. .equ    RXCIE   = 7     ; RX Complete Interrupt Enable
  419.  
  420. ; UCSRC - USART Control and Status Register C
  421. .equ    UCPOL   = 0     ; Clock Polarity
  422. .equ    UCSZ0   = 1     ; Character Size
  423. .equ    UCSZ1   = 2     ; Character Size
  424. .equ    USBS    = 3     ; Stop Bit Select
  425. .equ    UPM0    = 4     ; Parity Mode Bit 0
  426. .equ    UPM1    = 5     ; Parity Mode Bit 1
  427. .equ    UMSEL   = 6     ; USART Mode Select
  428. .equ    URSEL   = 7     ; Register Select
  429.  
  430. .equ    UBRRHI  = UBRRH ; For compatibility
  431.  
  432. ; ***** TWI **************************
  433. ; TWBR - TWI Bit Rate register
  434. .equ    I2BR    = TWBR  ; For compatibility
  435. .equ    TWBR0   = 0     ;
  436. .equ    TWBR1   = 1     ;
  437. .equ    TWBR2   = 2     ;
  438. .equ    TWBR3   = 3     ;
  439. .equ    TWBR4   = 4     ;
  440. .equ    TWBR5   = 5     ;
  441. .equ    TWBR6   = 6     ;
  442. .equ    TWBR7   = 7     ;
  443.  
  444. ; TWCR - TWI Control Register
  445. .equ    I2CR    = TWCR  ; For compatibility
  446. .equ    TWIE    = 0     ; TWI Interrupt Enable
  447. .equ    I2IE    = TWIE  ; For compatibility
  448. .equ    TWEN    = 2     ; TWI Enable Bit
  449. .equ    I2EN    = TWEN  ; For compatibility
  450. .equ    ENI2C   = TWEN  ; For compatibility
  451. .equ    TWWC    = 3     ; TWI Write Collition Flag
  452. .equ    I2WC    = TWWC  ; For compatibility
  453. .equ    TWSTO   = 4     ; TWI Stop Condition Bit
  454. .equ    I2STO   = TWSTO ; For compatibility
  455. .equ    TWSTA   = 5     ; TWI Start Condition Bit
  456. .equ    I2STA   = TWSTA ; For compatibility
  457. .equ    TWEA    = 6     ; TWI Enable Acknowledge Bit
  458. .equ    I2EA    = TWEA  ; For compatibility
  459. .equ    TWINT   = 7     ; TWI Interrupt Flag
  460. .equ    I2INT   = TWINT ; For compatibility
  461.  
  462. ; TWSR - TWI Status Register
  463. .equ    I2SR    = TWSR  ; For compatibility
  464. .equ    TWPS0   = 0     ; TWI Prescaler
  465. .equ    TWS0    = TWPS0 ; For compatibility
  466. .equ    I2GCE   = TWPS0 ; For compatibility
  467. .equ    TWPS1   = 1     ; TWI Prescaler
  468. .equ    TWS1    = TWPS1 ; For compatibility
  469. .equ    TWS3    = 3     ; TWI Status
  470. .equ    I2S3    = TWS3  ; For compatibility
  471. .equ    TWS4    = 4     ; TWI Status
  472. .equ    I2S4    = TWS4  ; For compatibility
  473. .equ    TWS5    = 5     ; TWI Status
  474. .equ    I2S5    = TWS5  ; For compatibility
  475. .equ    TWS6    = 6     ; TWI Status
  476. .equ    I2S6    = TWS6  ; For compatibility
  477. .equ    TWS7    = 7     ; TWI Status
  478. .equ    I2S7    = TWS7  ; For compatibility
  479.  
  480. ; TWDR - TWI Data register
  481. .equ    I2DR    = TWDR  ; For compatibility
  482. .equ    TWD0    = 0     ; TWI Data Register Bit 0
  483. .equ    TWD1    = 1     ; TWI Data Register Bit 1
  484. .equ    TWD2    = 2     ; TWI Data Register Bit 2
  485. .equ    TWD3    = 3     ; TWI Data Register Bit 3
  486. .equ    TWD4    = 4     ; TWI Data Register Bit 4
  487. .equ    TWD5    = 5     ; TWI Data Register Bit 5
  488. .equ    TWD6    = 6     ; TWI Data Register Bit 6
  489. .equ    TWD7    = 7     ; TWI Data Register Bit 7
  490.  
  491. ; TWAR - TWI (Slave) Address register
  492. .equ    I2AR    = TWAR  ; For compatibility
  493. .equ    TWGCE   = 0     ; TWI General Call Recognition Enable Bit
  494. .equ    TWA0    = 1     ; TWI (Slave) Address register Bit 0
  495. .equ    TWA1    = 2     ; TWI (Slave) Address register Bit 1
  496. .equ    TWA2    = 3     ; TWI (Slave) Address register Bit 2
  497. .equ    TWA3    = 4     ; TWI (Slave) Address register Bit 3
  498. .equ    TWA4    = 5     ; TWI (Slave) Address register Bit 4
  499. .equ    TWA5    = 6     ; TWI (Slave) Address register Bit 5
  500. .equ    TWA6    = 7     ; TWI (Slave) Address register Bit 6
  501.  
  502.  
  503. ; ***** ANALOG_COMPARATOR ************
  504. ; SFIOR - Special Function IO Register
  505. .equ    ACME    = 3     ; Analog Comparator Multiplexer Enable
  506.  
  507. ; ACSR - Analog Comparator Control And Status Register
  508. .equ    ACIS0   = 0     ; Analog Comparator Interrupt Mode Select bit 0
  509. .equ    ACIS1   = 1     ; Analog Comparator Interrupt Mode Select bit 1
  510. .equ    ACIC    = 2     ; Analog Comparator Input Capture Enable
  511. .equ    ACIE    = 3     ; Analog Comparator Interrupt Enable
  512. .equ    ACI     = 4     ; Analog Comparator Interrupt Flag
  513. .equ    ACO     = 5     ; Analog Compare Output
  514. .equ    ACBG    = 6     ; Analog Comparator Bandgap Select
  515. .equ    ACD     = 7     ; Analog Comparator Disable
  516.  
  517.  
  518. ; ***** AD_CONVERTER *****************
  519. ; ADMUX - The ADC multiplexer Selection Register
  520. .equ    MUX0    = 0     ; Analog Channel and Gain Selection Bits
  521. .equ    MUX1    = 1     ; Analog Channel and Gain Selection Bits
  522. .equ    MUX2    = 2     ; Analog Channel and Gain Selection Bits
  523. .equ    MUX3    = 3     ; Analog Channel and Gain Selection Bits
  524. .equ    MUX4    = 4     ; Analog Channel and Gain Selection Bits
  525. .equ    ADLAR   = 5     ; Left Adjust Result
  526. .equ    REFS0   = 6     ; Reference Selection Bit 0
  527. .equ    REFS1   = 7     ; Reference Selection Bit 1
  528.  
  529. ; ADCSRA - The ADC Control and Status register
  530. .equ    ADPS0   = 0     ; ADC  Prescaler Select Bits
  531. .equ    ADPS1   = 1     ; ADC  Prescaler Select Bits
  532. .equ    ADPS2   = 2     ; ADC  Prescaler Select Bits
  533. .equ    ADIE    = 3     ; ADC Interrupt Enable
  534. .equ    ADIF    = 4     ; ADC Interrupt Flag
  535. .equ    ADATE   = 5     ; When this bit is written to one,the Timer/Counter2 prescaler will be reset.The bit will be cleared by hardware after the operation is performed.Writing a zero to this bit will have no effect.This bit will always be read as zero if Timer/Counter2 is clocked by the internal CPU clock.If this bit is written when Timer/Counter2 is operating in asynchronous mode,the bit will remain one until the prescaler has been reset.
  536. .equ    ADFR    = ADATE ; For compatibility
  537. .equ    ADSC    = 6     ; ADC Start Conversion
  538. .equ    ADEN    = 7     ; ADC Enable
  539.  
  540. ; ADCH - ADC Data Register High Byte
  541. .equ    ADCH0   = 0     ; ADC Data Register High Byte Bit 0
  542. .equ    ADCH1   = 1     ; ADC Data Register High Byte Bit 1
  543. .equ    ADCH2   = 2     ; ADC Data Register High Byte Bit 2
  544. .equ    ADCH3   = 3     ; ADC Data Register High Byte Bit 3
  545. .equ    ADCH4   = 4     ; ADC Data Register High Byte Bit 4
  546. .equ    ADCH5   = 5     ; ADC Data Register High Byte Bit 5
  547. .equ    ADCH6   = 6     ; ADC Data Register High Byte Bit 6
  548. .equ    ADCH7   = 7     ; ADC Data Register High Byte Bit 7
  549.  
  550. ; ADCL - ADC Data Register Low Byte
  551. .equ    ADCL0   = 0     ; ADC Data Register Low Byte Bit 0
  552. .equ    ADCL1   = 1     ; ADC Data Register Low Byte Bit 1
  553. .equ    ADCL2   = 2     ; ADC Data Register Low Byte Bit 2
  554. .equ    ADCL3   = 3     ; ADC Data Register Low Byte Bit 3
  555. .equ    ADCL4   = 4     ; ADC Data Register Low Byte Bit 4
  556. .equ    ADCL5   = 5     ; ADC Data Register Low Byte Bit 5
  557. .equ    ADCL6   = 6     ; ADC Data Register Low Byte Bit 6
  558. .equ    ADCL7   = 7     ; ADC Data Register Low Byte Bit 7
  559.  
  560.  
  561. ; ***** JTAG *************************
  562. ; OCDR - On-Chip Debug Related Register in I/O Memory
  563. .equ    OCDR0   = 0     ; On-Chip Debug Register Bit 0
  564. .equ    OCDR1   = 1     ; On-Chip Debug Register Bit 1
  565. .equ    OCDR2   = 2     ; On-Chip Debug Register Bit 2
  566. .equ    OCDR3   = 3     ; On-Chip Debug Register Bit 3
  567. .equ    OCDR4   = 4     ; On-Chip Debug Register Bit 4
  568. .equ    OCDR5   = 5     ; On-Chip Debug Register Bit 5
  569. .equ    OCDR6   = 6     ; On-Chip Debug Register Bit 6
  570. .equ    OCDR7   = 7     ; On-Chip Debug Register Bit 7
  571. .equ    IDRD    = OCDR7 ; For compatibility
  572.  
  573. ; MCUCSR - MCU Control And Status Register
  574. ;.equ   JTRF    = 4     ; JTAG Reset Flag
  575. ;.equ   JTD     = 7     ; JTAG Interface Disable
  576.  
  577.  
  578. ; ***** BOOT_LOAD ********************
  579. ; SPMCSR - Store Program Memory Control Register
  580. .equ    SPMCR   = SPMCSR        ; For compatibility
  581. .equ    SPMEN   = 0     ; Store Program Memory Enable
  582. .equ    PGERS   = 1     ; Page Erase
  583. .equ    PGWRT   = 2     ; Page Write
  584. .equ    BLBSET  = 3     ; Boot Lock Bit Set
  585. .equ    RWWSRE  = 4     ; Read While Write section read enable
  586. .equ    ASRE    = RWWSRE        ; For compatibility
  587. .equ    RWWSB   = 6     ; Read While Write Section Busy
  588. .equ    ASB     = RWWSB ; For compatibility
  589. .equ    SPMIE   = 7     ; SPM Interrupt Enable
  590.  
  591.  
  592. ; ***** PORTA ************************
  593. ; PORTA - Port A Data Register
  594. .equ    PORTA0  = 0     ; Port A Data Register bit 0
  595. .equ    PA0     = 0     ; For compatibility
  596. .equ    PORTA1  = 1     ; Port A Data Register bit 1
  597. .equ    PA1     = 1     ; For compatibility
  598. .equ    PORTA2  = 2     ; Port A Data Register bit 2
  599. .equ    PA2     = 2     ; For compatibility
  600. .equ    PORTA3  = 3     ; Port A Data Register bit 3
  601. .equ    PA3     = 3     ; For compatibility
  602. .equ    PORTA4  = 4     ; Port A Data Register bit 4
  603. .equ    PA4     = 4     ; For compatibility
  604. .equ    PORTA5  = 5     ; Port A Data Register bit 5
  605. .equ    PA5     = 5     ; For compatibility
  606. .equ    PORTA6  = 6     ; Port A Data Register bit 6
  607. .equ    PA6     = 6     ; For compatibility
  608. .equ    PORTA7  = 7     ; Port A Data Register bit 7
  609. .equ    PA7     = 7     ; For compatibility
  610.  
  611. ; DDRA - Port A Data Direction Register
  612. .equ    DDA0    = 0     ; Data Direction Register, Port A, bit 0
  613. .equ    DDA1    = 1     ; Data Direction Register, Port A, bit 1
  614. .equ    DDA2    = 2     ; Data Direction Register, Port A, bit 2
  615. .equ    DDA3    = 3     ; Data Direction Register, Port A, bit 3
  616. .equ    DDA4    = 4     ; Data Direction Register, Port A, bit 4
  617. .equ    DDA5    = 5     ; Data Direction Register, Port A, bit 5
  618. .equ    DDA6    = 6     ; Data Direction Register, Port A, bit 6
  619. .equ    DDA7    = 7     ; Data Direction Register, Port A, bit 7
  620.  
  621. ; PINA - Port A Input Pins
  622. .equ    PINA0   = 0     ; Input Pins, Port A bit 0
  623. .equ    PINA1   = 1     ; Input Pins, Port A bit 1
  624. .equ    PINA2   = 2     ; Input Pins, Port A bit 2
  625. .equ    PINA3   = 3     ; Input Pins, Port A bit 3
  626. .equ    PINA4   = 4     ; Input Pins, Port A bit 4
  627. .equ    PINA5   = 5     ; Input Pins, Port A bit 5
  628. .equ    PINA6   = 6     ; Input Pins, Port A bit 6
  629. .equ    PINA7   = 7     ; Input Pins, Port A bit 7
  630.  
  631.  
  632. ; ***** PORTB ************************
  633. ; PORTB - Port B Data Register
  634. .equ    PORTB0  = 0     ; Port B Data Register bit 0
  635. .equ    PB0     = 0     ; For compatibility
  636. .equ    PORTB1  = 1     ; Port B Data Register bit 1
  637. .equ    PB1     = 1     ; For compatibility
  638. .equ    PORTB2  = 2     ; Port B Data Register bit 2
  639. .equ    PB2     = 2     ; For compatibility
  640. .equ    PORTB3  = 3     ; Port B Data Register bit 3
  641. .equ    PB3     = 3     ; For compatibility
  642. .equ    PORTB4  = 4     ; Port B Data Register bit 4
  643. .equ    PB4     = 4     ; For compatibility
  644. .equ    PORTB5  = 5     ; Port B Data Register bit 5
  645. .equ    PB5     = 5     ; For compatibility
  646. .equ    PORTB6  = 6     ; Port B Data Register bit 6
  647. .equ    PB6     = 6     ; For compatibility
  648. .equ    PORTB7  = 7     ; Port B Data Register bit 7
  649. .equ    PB7     = 7     ; For compatibility
  650.  
  651. ; DDRB - Port B Data Direction Register
  652. .equ    DDB0    = 0     ; Port B Data Direction Register bit 0
  653. .equ    DDB1    = 1     ; Port B Data Direction Register bit 1
  654. .equ    DDB2    = 2     ; Port B Data Direction Register bit 2
  655. .equ    DDB3    = 3     ; Port B Data Direction Register bit 3
  656. .equ    DDB4    = 4     ; Port B Data Direction Register bit 4
  657. .equ    DDB5    = 5     ; Port B Data Direction Register bit 5
  658. .equ    DDB6    = 6     ; Port B Data Direction Register bit 6
  659. .equ    DDB7    = 7     ; Port B Data Direction Register bit 7
  660.  
  661. ; PINB - Port B Input Pins
  662. .equ    PINB0   = 0     ; Port B Input Pins bit 0
  663. .equ    PINB1   = 1     ; Port B Input Pins bit 1
  664. .equ    PINB2   = 2     ; Port B Input Pins bit 2
  665. .equ    PINB3   = 3     ; Port B Input Pins bit 3
  666. .equ    PINB4   = 4     ; Port B Input Pins bit 4
  667. .equ    PINB5   = 5     ; Port B Input Pins bit 5
  668. .equ    PINB6   = 6     ; Port B Input Pins bit 6
  669. .equ    PINB7   = 7     ; Port B Input Pins bit 7
  670.  
  671.  
  672. ; ***** PORTC ************************
  673. ; PORTC - Port C Data Register
  674. .equ    PORTC0  = 0     ; Port C Data Register bit 0
  675. .equ    PC0     = 0     ; For compatibility
  676. .equ    PORTC1  = 1     ; Port C Data Register bit 1
  677. .equ    PC1     = 1     ; For compatibility
  678. .equ    PORTC2  = 2     ; Port C Data Register bit 2
  679. .equ    PC2     = 2     ; For compatibility
  680. .equ    PORTC3  = 3     ; Port C Data Register bit 3
  681. .equ    PC3     = 3     ; For compatibility
  682. .equ    PORTC4  = 4     ; Port C Data Register bit 4
  683. .equ    PC4     = 4     ; For compatibility
  684. .equ    PORTC5  = 5     ; Port C Data Register bit 5
  685. .equ    PC5     = 5     ; For compatibility
  686. .equ    PORTC6  = 6     ; Port C Data Register bit 6
  687. .equ    PC6     = 6     ; For compatibility
  688. .equ    PORTC7  = 7     ; Port C Data Register bit 7
  689. .equ    PC7     = 7     ; For compatibility
  690.  
  691. ; DDRC - Port C Data Direction Register
  692. .equ    DDC0    = 0     ; Port C Data Direction Register bit 0
  693. .equ    DDC1    = 1     ; Port C Data Direction Register bit 1
  694. .equ    DDC2    = 2     ; Port C Data Direction Register bit 2
  695. .equ    DDC3    = 3     ; Port C Data Direction Register bit 3
  696. .equ    DDC4    = 4     ; Port C Data Direction Register bit 4
  697. .equ    DDC5    = 5     ; Port C Data Direction Register bit 5
  698. .equ    DDC6    = 6     ; Port C Data Direction Register bit 6
  699. .equ    DDC7    = 7     ; Port C Data Direction Register bit 7
  700.  
  701. ; PINC - Port C Input Pins
  702. .equ    PINC0   = 0     ; Port C Input Pins bit 0
  703. .equ    PINC1   = 1     ; Port C Input Pins bit 1
  704. .equ    PINC2   = 2     ; Port C Input Pins bit 2
  705. .equ    PINC3   = 3     ; Port C Input Pins bit 3
  706. .equ    PINC4   = 4     ; Port C Input Pins bit 4
  707. .equ    PINC5   = 5     ; Port C Input Pins bit 5
  708. .equ    PINC6   = 6     ; Port C Input Pins bit 6
  709. .equ    PINC7   = 7     ; Port C Input Pins bit 7
  710.  
  711.  
  712. ; ***** PORTD ************************
  713. ; PORTD - Port D Data Register
  714. .equ    PORTD0  = 0     ; Port D Data Register bit 0
  715. .equ    PD0     = 0     ; For compatibility
  716. .equ    PORTD1  = 1     ; Port D Data Register bit 1
  717. .equ    PD1     = 1     ; For compatibility
  718. .equ    PORTD2  = 2     ; Port D Data Register bit 2
  719. .equ    PD2     = 2     ; For compatibility
  720. .equ    PORTD3  = 3     ; Port D Data Register bit 3
  721. .equ    PD3     = 3     ; For compatibility
  722. .equ    PORTD4  = 4     ; Port D Data Register bit 4
  723. .equ    PD4     = 4     ; For compatibility
  724. .equ    PORTD5  = 5     ; Port D Data Register bit 5
  725. .equ    PD5     = 5     ; For compatibility
  726. .equ    PORTD6  = 6     ; Port D Data Register bit 6
  727. .equ    PD6     = 6     ; For compatibility
  728. .equ    PORTD7  = 7     ; Port D Data Register bit 7
  729. .equ    PD7     = 7     ; For compatibility
  730.  
  731. ; DDRD - Port D Data Direction Register
  732. .equ    DDD0    = 0     ; Port D Data Direction Register bit 0
  733. .equ    DDD1    = 1     ; Port D Data Direction Register bit 1
  734. .equ    DDD2    = 2     ; Port D Data Direction Register bit 2
  735. .equ    DDD3    = 3     ; Port D Data Direction Register bit 3
  736. .equ    DDD4    = 4     ; Port D Data Direction Register bit 4
  737. .equ    DDD5    = 5     ; Port D Data Direction Register bit 5
  738. .equ    DDD6    = 6     ; Port D Data Direction Register bit 6
  739. .equ    DDD7    = 7     ; Port D Data Direction Register bit 7
  740.  
  741. ; PIND - Port D Input Pins
  742. .equ    PIND0   = 0     ; Port D Input Pins bit 0
  743. .equ    PIND1   = 1     ; Port D Input Pins bit 1
  744. .equ    PIND2   = 2     ; Port D Input Pins bit 2
  745. .equ    PIND3   = 3     ; Port D Input Pins bit 3
  746. .equ    PIND4   = 4     ; Port D Input Pins bit 4
  747. .equ    PIND5   = 5     ; Port D Input Pins bit 5
  748. .equ    PIND6   = 6     ; Port D Input Pins bit 6
  749. .equ    PIND7   = 7     ; Port D Input Pins bit 7
  750.  
  751.  
  752. ; ***** WATCHDOG *********************
  753. ; WDTCR - Watchdog Timer Control Register
  754. .equ    WDP0    = 0     ; Watch Dog Timer Prescaler bit 0
  755. .equ    WDP1    = 1     ; Watch Dog Timer Prescaler bit 1
  756. .equ    WDP2    = 2     ; Watch Dog Timer Prescaler bit 2
  757. .equ    WDE     = 3     ; Watch Dog Enable
  758. .equ    WDTOE   = 4     ; RW
  759. .equ    WDDE    = WDTOE ; For compatibility
  760.  
  761.  
  762.  
  763. ; ***** LOCKSBITS ********************************************************
  764. .equ    LB1     = 0     ; Lock bit
  765. .equ    LB2     = 1     ; Lock bit
  766. .equ    BLB01   = 2     ; Boot Lock bit
  767. .equ    BLB02   = 3     ; Boot Lock bit
  768. .equ    BLB11   = 4     ; Boot lock bit
  769. .equ    BLB12   = 5     ; Boot lock bit
  770.  
  771.  
  772. ; ***** FUSES ************************************************************
  773. ; LOW fuse bits
  774. .equ    CKSEL0  = 0     ; Select Clock Source
  775. .equ    CKSEL1  = 1     ; Select Clock Source
  776. .equ    CKSEL2  = 2     ; Select Clock Source
  777. .equ    CKSEL3  = 3     ; Select Clock Source
  778. .equ    SUT0    = 4     ; Select start-up time
  779. .equ    SUT1    = 5     ; Select start-up time
  780. .equ    BODEN   = 6     ; Brown out detector enable
  781. .equ    BODLEVEL        = 7     ; Brown out detector trigger level
  782.  
  783. ; HIGH fuse bits
  784. .equ    BOOTRST = 0     ; Select Reset Vector
  785. .equ    BOOTSZ0 = 1     ; Select Boot Size
  786. .equ    BOOTSZ1 = 2     ; Select Boot Size
  787. .equ    EESAVE  = 3     ; EEPROM memory is preserved through chip erase
  788. .equ    CKOPT   = 4     ; Oscillator Options
  789. .equ    SPIEN   = 5     ; Enable Serial programming and Data Downloading
  790. .equ    JTAGEN  = 6     ; Enable JTAG
  791. .equ    OCDEN   = 7     ; Enable OCD
  792.  
  793.  
  794.  
  795. ; ***** CPU REGISTER DEFINITIONS *****************************************
  796. .def    XH      = r27
  797. .def    XL      = r26
  798. .def    YH      = r29
  799. .def    YL      = r28
  800. .def    ZH      = r31
  801. .def    ZL      = r30
  802.  
  803.  
  804.  
  805. ; ***** DATA MEMORY DECLARATIONS *****************************************
  806. .equ    FLASHEND        = 0x1fff        ; Note: Word address
  807. .equ    IOEND   = 0x003f
  808. .equ    SRAM_START      = 0x0060
  809. .equ    SRAM_SIZE       = 1024
  810. .equ    RAMEND  = 0x045f
  811. .equ    XRAMEND = 0x0000
  812. .equ    E2END   = 0x01ff
  813. .equ    EEPROMEND       = 0x01ff
  814. .equ    EEADRBITS       = 9
  815. #pragma AVRPART MEMORY PROG_FLASH 16384
  816. #pragma AVRPART MEMORY EEPROM 512
  817. #pragma AVRPART MEMORY INT_SRAM SIZE 1024
  818. #pragma AVRPART MEMORY INT_SRAM START_ADDR 0x60
  819.  
  820.  
  821.  
  822. ; ***** BOOTLOADER DECLARATIONS ******************************************
  823. .equ    NRWW_START_ADDR = 0x1c00
  824. .equ    NRWW_STOP_ADDR  = 0x1fff
  825. .equ    RWW_START_ADDR  = 0x0
  826. .equ    RWW_STOP_ADDR   = 0x1bff
  827. .equ    PAGESIZE        = 64
  828. .equ    FIRSTBOOTSTART  = 0x1f80
  829. .equ    SECONDBOOTSTART = 0x1f00
  830. .equ    THIRDBOOTSTART  = 0x1e00
  831. .equ    FOURTHBOOTSTART = 0x1c00
  832. .equ    SMALLBOOTSTART  = FIRSTBOOTSTART
  833. .equ    LARGEBOOTSTART  = FOURTHBOOTSTART
  834.  
  835.  
  836.  
  837. ; ***** INTERRUPT VECTORS ************************************************
  838. .equ    INT0addr        = 0x0002        ; External Interrupt Request 0
  839. .equ    INT1addr        = 0x0004        ; External Interrupt Request 1
  840. .equ    OC2addr = 0x0006        ; Timer/Counter2 Compare Match
  841. .equ    OVF2addr        = 0x0008        ; Timer/Counter2 Overflow
  842. .equ    ICP1addr        = 0x000a        ; Timer/Counter1 Capture Event
  843. .equ    OC1Aaddr        = 0x000c        ; Timer/Counter1 Compare Match A
  844. .equ    OC1Baddr        = 0x000e        ; Timer/Counter1 Compare Match B
  845. .equ    OVF1addr        = 0x0010        ; Timer/Counter1 Overflow
  846. .equ    OVF0addr        = 0x0012        ; Timer/Counter0 Overflow
  847. .equ    SPIaddr = 0x0014        ; Serial Transfer Complete
  848. .equ    URXCaddr        = 0x0016        ; USART, Rx Complete
  849. .equ    UDREaddr        = 0x0018        ; USART Data Register Empty
  850. .equ    UTXCaddr        = 0x001a        ; USART, Tx Complete
  851. .equ    ADCCaddr        = 0x001c        ; ADC Conversion Complete
  852. .equ    ERDYaddr        = 0x001e        ; EEPROM Ready
  853. .equ    ACIaddr = 0x0020        ; Analog Comparator
  854. .equ    TWIaddr = 0x0022        ; 2-wire Serial Interface
  855. .equ    INT2addr        = 0x0024        ; External Interrupt Request 2
  856. .equ    OC0addr = 0x0026        ; Timer/Counter0 Compare Match
  857. .equ    SPMRaddr        = 0x0028        ; Store Program Memory Ready
  858.  
  859. .equ    INT_VECTORS_SIZE        = 42    ; size in words
  860.  
  861. #endif  /* _M16DEF_INC_ */
  862.  
  863. ; ***** END OF FILE ******************************************************
  864.